논리회로설계실험_비교기,MUX,ALU 결과레포트
- 최초 등록일
- 2021.10.09
- 최종 저작일
- 2019.06
- 17페이지/ 한컴오피스
- 가격 2,500원
소개글
논리회로설계실습에서 A+를 받은 보고서입니다.
보고서를 꼼꼼히 쓰는 것을 좋아하기에, 정말 자세히 적었습니다.
빠짐없는 완벽한 보고서라고 자부합니다.
목차
1. 실험목표
2. 실험결과
3. 고찰
4. 출처
본문내용
1. 실험 목표
비교기, MUX, ALU를 설계해 본 후, 8가지 기능을 가진 ALU를 설계해본다. 시뮬레이션을 통해 올바르게 코딩을 했는지 확인한다. 또한 procedure와 function문의 문법과 사용에 대해 알고 그 공통점과 차이점에 대해 이해한다.
3. 고찰
이번에는 실습할 문제들이 상당히 많았다. 비교기 mux demux alu를 직접 설계해보는 시간이었는데 저 중 익숙한 것은 비교기와 mux밖에 없었다. 하지만 예비보고서를 쓸 때 개념을 알게 되었고, 이를 실습시간에 직접 설계해 보면서 동작원리에 대해서 확실히 알게된 시간이었다. case문, when else문, 함수와 프로시저 등 하나의 동작원리를 구현하기 위해서 많은 방법들을 익히게 되었다. 다른 것들은 익숙하나 함수나 프로시저를 vhdl에서 구현해보는 것은 처음이었다. 이 때 가장 눈여겨 본 것은 variable의 사용이었다. 함수를 구현할 때, 그 함수에서만 사용되도록 variable을 사용하였는데 이에 값을 넣을 때는 <=이 아닌 :=을 사용해야했던 점이 신기했다. 라이브러리의 사용도 헷갈렸다. std_logic_unsigned와 numeric_bit에서 numeric은 signed일때와 unsigned일 때 둘 다를 처리할 수 있다는 점에서 오류가 덜 난다고 했었는데, 실습 때처럼 시뮬레이션에서 오류가 나는 것을 방지하기 위해 이제부터 numeric만 사용해야겠다고 다짐했다. 이때 모두 다 unsigned처리하는 것을 잊지 말아야겠다. 디지털 시스템 시간에 배웠던 것을 떠올리며 하나하나 왜 이 코드가 나오는지 생각해보면서 프로그램을 작성해 보면서 뿌듯함을 느꼈다. 하지만 아직까지 함수나 프로시저는 나에게 익숙치않은 것 같다. 아직까지 복잡한 코드를 작성해보지 않아서 그런지 이것이 더 효율적이거나 편한지를 못 느끼겠다. 앞으로의 실습에서 계속 사용해보며 이것이 익숙해지기를 기대해본다.
참고 자료
Digital systems design using VHDL(charles.h.roth 2nd edition) p62~p123
Fundamentals of Logic Design(charles.h.roth 6th edition) p.251~253(MUX), p.519~522(비교기)
Circuit Design with VHDL Pedroni, Volnei A, MITPress
아이캠퍼스 자료 [비교기_mux_alu]