9RLC회로_예비보고서
- 최초 등록일
- 2021.09.17
- 최종 저작일
- 2021.05
- 6페이지/ 한컴오피스
- 가격 1,000원
* 본 문서(hwp)가 작성된 한글 프로그램 버전보다 낮은 한글 프로그램에서 열람할 경우 문서가 올바르게 표시되지 않을 수 있습니다.
이 경우에는 최신패치가 되어 있는 2010 이상 버전이나 한글뷰어에서 확인해 주시기 바랍니다.
소개글
"9RLC회로_예비보고서"에 대한 내용입니다.
목차
1. 실험 목적
2. 기초 이론
3. 실험 예비보고
본문내용
1. 실험 목적
본 실험을 통해
- RLC회로의 정상상태의 전류 및 전압에 대해 이해한다.
- 저항, 커패시터와 인덕터의 임피던스를 계산하고 Phasor로 표현할 수 있다.
2. 기초 이론
● 위상(Phase) [radian] : 진폭, 주파수, 파동을 표현하는 물리량.
위상은 크기와 주파수로 표현할 수 있는데, 이를 크기와 각도로 표현한 것이 극좌표이다.
위상에 오일러공식(Euler folmula)을 적용하면, 실수부와 허수부로 나뉘게 된다.
-오일러공식(Euler folmula)
복소평면에서 활용되는 것이 ‘페이저’이다.
● 페이저(Phasor) : 위상을 극좌표 형태로 표현했을 때의 복소수 값.
임의의 복소수 z로 쓰면, 로 표현된다. 여기서 이다.
따라서 복소수는 x축을 실수 축, y축을 허수 축으로 하는 복소평면에서 하나의 점으로 표시된다. 좌표상의 한 점은 위치벡터로 표현할 수 있으므로 복소수를 복소평면에서 벡터로 표현 가능하다.
- 페이저를 이용하여 위상을 표현하면 크기(madnitude)와 각도(angle)를 바로 알 수 있다.
오일러공식(Euler folmula)을 적용하여 복소수 z를 극좌표계로 표현하면
=
는 벡터의 길이, 는 벡터와 x축이 이루는 각도이다.
참고 자료
없음