차동증폭기심화실험 [A+/PSpice/배경이론포함(교재카피)/예비레포트] 전자회로실험
- 최초 등록일
- 2021.07.06
- 최종 저작일
- 2021.06
- 16페이지/ MS 워드
- 가격 71,000원
소개글
1. 만점 받은 보고서 입니다.
2. (중요)고찰 사항이 포함되어있습니다.
3. 결론 및 고찰이 자세히 서술되어있습니다.
4. 오차분석이 이루어져 있습니다.
5. PSpice 시뮬레이션이 포함되어 있습니다.
목차
1. 실험 개요
2. 실험 기자재 및 부품
3. 배경 이론
4. 실험 회로 및 실험 절차
5. PSpice 시뮬레이션
6. 결론 및 고찰
7. Reference
본문내용
6. 결론 및 고찰
이번 예비보고서를 작성하면서 많은 문제에 부딫혔다.
→ FDC6322CP를 잘못 배치했을 떄의 고찰
실험절차 (6) ~ (8)을 진행하되 교재의 [그림 21-8]을 참고하여 회로를 설계하라 하셔서 그대로 진행했는데 이렇게 하는게 맞는건지 계속 의구심이 들었다. 일단 공지에 쓰여진 대로 [그림 21-8]을 토대로 만들었다. 실험절차 (6)에서 주파수를 바꾸면서 이득을 확인하였는데, 무척 작은 이득이 나왔고, 애초에 실험절차 (1)~(5)의 과정을 통해 만들라는 교재의 말과 공지에 [그림 21-8]으로 만들라는 것이 상충되서 전압의 값이나 저항을 어떻게 해야할지 계속 혼동이 와서 그냥 공지를 따랐다. 또한 실험절차 7에서는 전압이득이 20이상 나오지 않았고, 이것은 모두 실험절차(1)에서 했어야할 공통모드출력전압을 공통모드입력전압과 같게하는 과정을 하지 않아 동작점이 이상한 곳으로 설정되서 그런 것이다.
참고 자료
이 강 윤. “차동 증폭기 심화 실험,” in 단계별로 배우는 전자회로 실험 : 기본 소자부터 응용까지, 1^sted. 한빛아카데미, 2014, ch 21, pp. 311-326
유 관 호. (2021). Ch.8 Differentail and Multistage Amplifier [pdf]. Available: https://canvas.skku.edu/courses/20878/external_tools/2
Adel S. Sedra. “Differential and Multistage Amplifiers.” in SEDRA/SMITH Microelectronic Circuits, SEVENTH ed. New York :OxFord University Press, 2015, ch 9, pp. 594-292