전기전자공학실험- 6. 노튼 정리
- 최초 등록일
- 2021.05.27
- 최종 저작일
- 2019.10
- 6페이지/ 한컴오피스
- 가격 2,000원
소개글
"전기전자공학실험- 6. 노튼 정리"에 대한 내용입니다.
목차
1. 목적
2. 관련 이론
3. 실험과정
4. 이론값 및 실험 결과
5. 고찰
본문내용
Ⅰ. 목적
(1) 노튼정리를 이해하고 이를 응용할 수 있는 능력을 키우기 위해서.
Ⅱ. 관련 이론
(1) 그림8-1과 같이 임의의 회로망에서 a,b단자로부터 회로망을 본 어드미턴스가 이고 a,b 두 단자를 단락하였을 때 흐르는 전류를 라 하자. 만약 8-1 (c)와 같이 단자 a,b에 부하 Y를 접속하였을 경우, 부하 Y에 흐르는 전류는 식 8-1과 같이 구할 수 있다.
(2) 그림 8-2와 같은 회로에서 단자 a,b에서 회로를 본 어드미턴스는 전류원의 내부저항은 무한대로 볼 수 있으므로 가 되고 두 단자를 단락하고 두 단자 사이에 흐르는 전류는 가 될 것이다. 따라서 단자 a,b 사이에 부하 Y를 전속하면 부하에 흐르는 전류는 식 8-1과 같게 되므로 이 회로는 노튼 등가 회로라고 한다. 노튼의 등가 회로는 그림 8-2와 같이 반드시 로 표시하지 않아도 되며, 편의에 따라서는 임피던스 로 표시해도 된다. 그러므로 노튼 정리는 테브난 정리와 서로 쌍대성 관계에 있음을 알 수 있다.
참고 자료
없음