시랍대 - 전자전기컴퓨터설계실험 6주차 예비리포트
- 최초 등록일
- 2021.04.16
- 최종 저작일
- 2018.04
- 10페이지/ MS 워드
- 가격 1,000원
목차
1. 이론
2. 실험장비
3. 예비보고서
4. 실험방법
5. 참고문헌
본문내용
1. 이론
1)실험 목적
Nodal Analysis, Mesh Analysis 방법과 Superposition 방법을 사용하여 회로를 분석한다. 그리고 실험 결과와 PSpice로 구현한 회로의 분석 결과와 비교 한다.
2) 실험이론
-Node란?
두 개 이상의 회로 소자가 만나는 점을 의미
-Nodal Analysis란?
키르히호프의 전류의 법칙을 기초로 한다. 회로 분석에 있어서 KCL이나 KVL 법칙을 이용 할 수 있다. Nodal Analysis에서는 Node에서 들어오고 나가는 전류의 합은 0이어야 한다(KCL). 그리고 Branch에 공급된 전압의 합과 분배된 전압의 합도 같아야 한다(KVL).
회로 안의 모든 연결된 요소의 선을 Node라 한다. 이 교점을 기준으로 KCL을 적용한다. 이 중 하나의 선을 선택하여 Ground화 한다. 각 Node에 대하여 임의적으로 전류의 흐르는 방향을 선택해야 한다. 전류의 방향을 다르게 선택된다 할지라도 결과에는 영향이 없다. 각 교점에 대하여 전압에 대한 명확한 정의가 없으면, 임의로 우리는 전압을 규정하고 KCL의 법칙에 근거하여 전압을 계산한다. 인가전압이 두 개의 임의의 Node 사이에 있는 경우는 즉 Supernode는 두 개의 Node로 취급한다.
-Mesh Analysis란?
Mesh는 안에 loop가 없는 가장 작은 loop 회로를 의미하며, 그림의 각 소자에 흐르는 전류는 그 소자를 공유하는 mesh들에 흐르는 current의 합 또는 차로 표현할 수 있다. 이 때, KVL을 이용하여 시계 방향으로의 전압강하를 표현한 계산식을 풀어서, 각 mesh current의 값을 구할 수 있다
-Superposition란?
중첩의 정리는 선형회로에서만 성립한다. 여러 개의 전원이 동시에 인가한 경우의 응답(전압, 전류)은 한 번에 하나의 전원이 인가한, 즉, 다른 전원은 0이고 한 개의 전원만 인가한 경우의 응답의 대수의 합과 같다.
참고 자료
2018 전전설 교안
옥타브온라인
회로이론 11판