[A+] 중앙대 전자회로설계실습 예비보고서 2주차 Op Amp의 특성측정 방법 및 Integrator 설계
- 최초 등록일
- 2021.04.07
- 최종 저작일
- 2020.03
- 11페이지/ 한컴오피스
- 가격 1,500원
* 본 문서(hwp)가 작성된 한글 프로그램 버전보다 낮은 한글 프로그램에서 열람할 경우 문서가 올바르게 표시되지 않을 수 있습니다.
이 경우에는 최신패치가 되어 있는 2010 이상 버전이나 한글뷰어에서 확인해 주시기 바랍니다.
소개글
"[A+] 중앙대 전자회로설계실습 예비보고서 2주차 Op Amp의 특성측정 방법 및 Integrator 설계"에 대한 내용입니다.
목차
1. 목적
2. 실습준비물
3. 설계실습 계획서
본문내용
1. 목적
OP Amp의 offset 전압과 slew rate를 측정하는 회로, 적분기를 설계, 구현, 측정, 평가한다.
2. 실습준비물
Function Generator : 1대
Oscilloscope(2channel) : 1대
DC Power Supply(2channel) : 1대
DMM : 1대
OP Amp LM741CN : 3개
Resistor 51Ω, 1㏀, 10㏀, 100㏀, 1㏁, 5%, 1/2W : 1개
Capacitor 0.47uF, 4.7F : 1개
Variable Resistor 가변저항 20㏀, 1/2W : 2개
점퍼선: 다수
Bread Board : 1개
3. 설계실습 계획서
3.1 Offset Voltage, Slew Rate
3.1.1 Offset Voltage 개념
아래의 그림 1과 같이 두 입력단자를 모두 접지시키면 입력단자 간의 전위차가 존재하지 않으므로 이상적인 OP-Amp를 가정할 경우 출력전압은 0V가 된다. 그러나 실제 OP-Amp의 경우에는 OP-Amp 내부의 그림 1과 같이 Offset voltage가 존재하므로 출력전압은 0V가 아니며 그 출력전압을 Open loop gain으로 나누면 Offset voltage를 구할 수 있다고 생각된다. 그러나 실제로는 이런 방법을 사용할 수 없다. 그 이유가 무엇인지 기술한다.
연산 증폭기는 인가된 전압의 차()를 감지하고 이 값에 이득 를 곱한 후, 전압 를 출력한다. Offset voltage를 구하기 위해 식을 이용할 수도 있는데 개방 전압 이득 (Open loop gain) 은 이상적으론 무한대이고 실제의 경우에도 매우 큰 값을 갖기 때문에 값을 구할 수 없고, 대개의 경우 offset voltage 로 매우 작은 값을 가지며 A가 크다면 그에 비례하여 출력 가 커진다면 포화(saturation) 작용이 일어나고, 그 값을 구할 순 없다. 따라서 위의 공식을 적용할 수 없다.
그러므로 closed-loop 형태로 회로 설계의 필요성이 짙어진다.
참고 자료
없음