[부산대 이학전자 A+] OP Amp 1
- 최초 등록일
- 2021.03.03
- 최종 저작일
- 2020.10
- 23페이지/ MS 워드
- 가격 2,000원
목차
1. 실험 목적
2. 실험 원리
3. 실험 도구 및 장치
4. 실험 방법
5. 측정 값 및 실험 결과
6. 결과에 대한 논의
7. 결론
8. 참고문헌 및 출처
본문내용
1. 실험 목적
- OP amp(연산증폭기)의 원리에 대해서 알아본다.
- Inverting Amplifier 와 Non-inverting Amplifier를 이해한다.
- Op-amp의 응용 중 하나인 voltage follower에 대하여 이해한다.
2. 실험 원리
1) 반전증폭기
[그림 1]은 반전 증폭기이다. 증폭기 기호인 삼각형은 이상적인 연산증폭기라고 가정한다. 가상 접지에 의해 증폭기 입력단자의 전압은 0이고, 연산증폭기의 입력저항이 무한대이기 때문에 연산증폭기의 입력단자로 전류가 들어갈 수 없다. 이를 감안하여 신호전압과 출력 전압 간의 비인 전압증폭도를 구하면, 연산증폭기가 이상적인 증폭기라면, 신호전압의 형태나 주파수에 무관하게 식이 성립한다. 즉 증폭도는 단순히 두 개의 저항비에 의해서만 결정된다.
2) 비반전 증폭기
[그림 3]은 비반전 증폭기이다. 출력단자와 연산증폭기의 반전입력단자인 (-)에 저항이 연결 되어있다. 이를 부귀환이라고 한다. 만약 출력단자가 비반전단자인 (+)에 연결되면 이는 정귀환으로 구성되며, 그 특성은 부귀환인 경우와 판이하게 달라진다. [그림 10]처럼 부귀환으로 구성되면 증폭기이지만, 정귀환으로 구성되면 증폭기가 아니다. 따라서 출력단자의 입력 연결시에 그 극성에 주의해야 한다. 가상 접지는 부귀환회로에서 발생되는 것이지 정귀환 회로에서 발생되는 것이 아니다. [그림 3]에서 연산증폭기의 입력저항이 무한대이기에 신호원에서 회로 쪽으로 흐르는 전류 I=0이다. 가상 접지에 의하여 V_s=v가 된다. 그리고 v점에서 연산증폭기의 (-)입력단자측을 들여다본 저항은 무한대이다. 위의 식으로부터 출력전압과 신호전압간의 위상차는 0임을 알게 되며, [그림 10]의 회로를 비반전 증폭기라고 부른다.
3) 가상 접지
이상적인 연산 증폭기의 전압이득이 무한대이기 때문에, 증폭기 입력단자간의 전압은 0이 되며 이는 단락을 의미한다.
참고 자료
부산대학교 Plato_ https://plato.pusan.ac.kr/