4장 각종 Latch와 Flip-Flop 예비
- 최초 등록일
- 2021.01.06
- 최종 저작일
- 2014.05
- 8페이지/ 한컴오피스
- 가격 1,000원
목차
1. 목적
2. 이론
가. RS 래치
나. D 플립플롭
다. JK 플립플롭
라. T 플립플롭
마. 에지-트리거드 플립플롭과 레벨-트리거드 플립플롭
3. 예비보고
가. 이 장의 실험 목적에 대해서 스스로 생각해 보고 기술하라.
나. 에지-트리거드 플립플롭과 레벨-트리거드 플립플롭의 차이점을 설명하라.
다. NOR 게이트를 이용하여 RS 래치를 구성하고 기능표를 구하라.
라. Preset 단자와 Clear 단자의 기능을 설명하고 각 모드별 기능표를 기술하라.
본문내용
1. 목적
가. 기억소자의 기본 원리를 이해한다.
나. 순차논리회로의 기본 소자인 래치와 플립플롭을 종류(RS, D, JK, T)별로 소개하고 이들의 기본 동작, 회로 구성 및 기능표를 이해한다.
2. 이론
디지털 회로는 조합회로와 순차회로로 구분할 수 있으며, 조합회로는 단순히 현재의 입력에 의해서만 출력이 결정되는 회로로 기억능력이 없는 반면에 순차회로는 현재의 입력뿐만 아니라 회로 내부에 기억된 상태 값에 따라 출력 값이 결정되는 회로를 말한다. 따라서 순차회로는 회로 내부에 값들을 기억하기 위한 메모리 소자들을 가지게 되며, 일반적으로 많이 사용되는 메모리 소자로는 플립플롭이라고 하는 소자가 있다. 플립플롭은 1비트의 정보를 저장할 수 있는 소자이며, 논리 게이트들을 연결하는 방법에 따라 다음에 설명하는 바와 같이 다양하게 구성할 수 있다.
래치는 기본적인 플립플롭을 말하며, NOR게이트를 사용하여 구성할 수도 있고, NAND 게이트를 사용하여 구성할 수도 있다. 각 게이트의 출력이 다른 게이트의 입력 쪽으로 되돌아가서 연결되는 일종의 피드백 경로가 있음에 유의해야 한다.
참고 자료
없음