홍익대학교 전전 실험1 멀티플렉서 예비보고서
- 최초 등록일
- 2020.12.25
- 최종 저작일
- 2019.03
- 10페이지/ 한컴오피스
- 가격 2,000원
소개글
"홍익대학교 전전 실험1 멀티플렉서 예비보고서"에 대한 내용입니다.
목차
1. 목적
2. 관련 이론
3. 실험기구
4. 실험절차
5. 예비 실험
본문내용
1. 목적
조합논리회로의 예 다른 예로서 멀티플렉서와 디멀티플렉서의 동작 원리 및 특성을 확인한다.
2. 관련 이론
2.1 멀티플렉서
멀티플렉서(Multiplexer)는 여러 개의 입력선으로 부터 필요한 데이터를 선택하여 하나의 출력선으로 내보내는 회로로서, 데이터 선택기(data selector)라고도 한다. 그림 1은 4-새1 멀티플렉서를 보인 것으로 입력 데이터 D₃~D₀중에서 S₁S₀에 의해서 지정되는 데이터 하나만 출력 데이터 Y로 선택된다. 이 때 S₁S₀를 선택(select) 신ㄹ호라 한다. 그림 2의 회로는 A₃A₂A₁A₀로 구성되는 입력 데이터 A와 B₃B₂B₁B로 구성되는 입력 데이터 B중에 하나가 선택 신호에 의해서 선택되어 출력 Y₃Y₂Y₁Y₀에 나타나도록 만든 4중 2-to-1 멀티플렉서이다. enable 신호가 트리거 될 때만 유효한 출력이 나타난다.
멀티플렉서는 이용하면 논리함수를 효율적으로 구현할 수 있다. 즉, 논리함수를 구성하는 변수 중에서 일부는 입력으로 할당하고 나머지는 선택 신호로 할당하여 논리함수를 구현하는 것이다. 예로서 다음의 식 (1)로 나타나는 논리함수를 회로로 구현하는 방법을 살펴보도록 하자.
F=ABC+ABC+ABC+ABC
여기서 A, B, C 세 개의 입력 중 A를 입력으로 할당하고, B와 C를 선택 신호를 할당하면 4-to-1 멀티플렉서를 사용하여 이 함수를 구현할 수 있게 된다. 이를 구현한 회로가 그림 3(a)에 나타나 있고, 이를 뒷받침하는 진리표와 회로 구현용 표가 각각 그림 3(b)와 (c)에 주어져 있다. 그림 3에서 0~7 수치는 ABC가 나타내는 십진수이고, 동그라미는 진리표에 “1”이 나타나는 경우를 표시한다. 이 표로부터 4-to-1 멀티플렉서의 입력 D₃~D₀는 각각 A, A, 0, 1이 되어야 함을 알 수 있다.
(a) 회로
(b) 표시기호
(c) 기능도
그림 1 4-to-1 머리플렉서
그림 2 4중 2-to-1 멀티플렉서
참고 자료
디지털공학실험 이병기 저 55~63