학점A+받는 영남이공대학 전자계열 마이크로컴퓨터 [The Structure of CPU I]
- 최초 등록일
- 2020.11.01
- 최종 저작일
- 2014.04
- 6페이지/ 한컴오피스
- 가격 3,000원
소개글
"학점A+받는 영남이공대학 전자계열 마이크로컴퓨터 [The Structure of CPU I]"에 대한 내용입니다.
목차
1. Explain the "External Structure of CPU".
➀ Address Bus
➁ Data Bus
➂ Control Bus
2. Explain the "Tri-State operation".
3. What is "Bidirectional Bus".
4. How CPU read a Data from Memory?
5. Result & Review
6. Reference data
본문내용
● 내부버스에는 Address Bus, Data Bus, Control Bus 가 있습니다.
각각 특징을 설명하겠습니다.
➀ Address Bus
- 메모리 또는 I/O를 선택한다. 단방향이고, Tri-State bus로 이루어 졌다.
8, 16, 32, 36 bit wide를 이러한 데이터버스를 가지고 있다.
memory addressing을 이용해 메모리의 용량을 결정해준다. 예를들면, 16F917은 A0 ~ A12 : 13개의 address선을 사용하고 →13K 메모리공간이 있고 8,192크기이다.
➁ Data Bus :
- 메모리 또는 I/O로부터 데이터를 보내고, 받아들인다.
양방향이고, Tri-State bus로 이루어 졌다.
1, 4, 8, 16, 32, 64 bit wide 이러한 데이터버스를 가지고 있다.
➂ Control Bus :
- CPU, Memory, I/O의 출력신호를 제어한다.
CPU Control, System Control - RD(input), WR(output), MRQ (메모리), IORQ (I/O) 단방향이고, Tri-State bus로 이루어 졌다.
2. Explain the "Tri-State operation".
- 상태가 3가지로 분류된다. ( 0, 1, Hi-Z상태 )
- 자신이 원하는 하나의 장치만 활성화 시키고 나머지 장치들의 출력은 모두 Hi-Z 상태에 있도록 함으로써 출력을 제한한다.
참고 자료
없음