• 파일시티 이벤트
  • LF몰 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

학점A+받는 영남이공대학 전자계열 마이크로컴퓨터 [The Structure of CPU I]

*선*
개인인증판매자스토어
최초 등록일
2020.11.01
최종 저작일
2014.04
6페이지/한글파일 한컴오피스
가격 3,000원 할인쿠폰받기
다운로드
장바구니

소개글

"학점A+받는 영남이공대학 전자계열 마이크로컴퓨터 [The Structure of CPU I]"에 대한 내용입니다.

목차

1. Explain the "External Structure of CPU".
➀ Address Bus
➁ Data Bus
➂ Control Bus

2. Explain the "Tri-State operation".

3. What is "Bidirectional Bus".

4. How CPU read a Data from Memory?

5. Result & Review

6. Reference data

본문내용

● 내부버스에는 Address Bus, Data Bus, Control Bus 가 있습니다.
각각 특징을 설명하겠습니다.

➀ Address Bus
- 메모리 또는 I/O를 선택한다. 단방향이고, Tri-State bus로 이루어 졌다.
8, 16, 32, 36 bit wide를 이러한 데이터버스를 가지고 있다.
memory addressing을 이용해 메모리의 용량을 결정해준다. 예를들면, 16F917은 A0 ~ A12 : 13개의 address선을 사용하고 →13K 메모리공간이 있고 8,192크기이다.

➁ Data Bus :
- 메모리 또는 I/O로부터 데이터를 보내고, 받아들인다.
양방향이고, Tri-State bus로 이루어 졌다.
1, 4, 8, 16, 32, 64 bit wide 이러한 데이터버스를 가지고 있다.

➂ Control Bus :
- CPU, Memory, I/O의 출력신호를 제어한다.
CPU Control, System Control - RD(input), WR(output), MRQ (메모리), IORQ (I/O) 단방향이고, Tri-State bus로 이루어 졌다.

2. Explain the "Tri-State operation".

- 상태가 3가지로 분류된다. ( 0, 1, Hi-Z상태 )
- 자신이 원하는 하나의 장치만 활성화 시키고 나머지 장치들의 출력은 모두 Hi-Z 상태에 있도록 함으로써 출력을 제한한다.

참고 자료

없음
*선*
판매자 유형Bronze개인인증

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우
최근 본 자료더보기
탑툰 이벤트
학점A+받는 영남이공대학 전자계열 마이크로컴퓨터 [The Structure of CPU I]
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업