전회실험2 예보
- 최초 등록일
- 2020.09.26
- 최종 저작일
- 2019.03
- 8페이지/ 한컴오피스
- 가격 2,000원
목차
1. 실험에 대한 이론
2. datasheet
3. 시뮬레이션 결과
4. 시뮬레이션 결과에 대한 분석
본문내용
-전압증폭기 : 비반전 연산증폭기의 회로로 안정된 전압 이득, 고입력, 저출력 임피던스를 가진다. 이상적인 경우 이득이 일정하고 입력 임피던스는 무한대, 출력 임피 던스는 0이다. 아래 그림 2-1와 같은 회로를 가지며 이상적인 연산증폭기는 +쪽과 –쪽의 전압이 같으므로 V _{out} TIMES {R _{1}} over {R _{2} +R _{1}} =V _{i`n}의 식을 세울 수 있고 이것을 정리하면 {V _{out}} over {V _{i`n}} = {R _{2}} over {R _{1}} +1와 같다.
-전압-전류 변환기 : 입력전압과 궤환전압이 반대인 부궤환 회로로 입력 임피던스와 출력 임피던스가 모두 무한대이다. 아래 그림 2-2와 같은 회로를 가지며 이상적인 증폭기는 전류가 흘러들어갈 수 없고 +쪽과 –쪽의 전압이 같으므로 {V _{i`n} -0} over {R} =I _{out}의 식을 세울 수 있고 이것을 정리하면 I _{out} = {V _{i`n}} over {R}로 출력전류가 입력전압과 R값에만 의존한다는 것을 알 수 있다.
-전류-전압 변환기 : 입력전압과 궤환전압이 반대인 부궤환 회로로 입력 임피던스와 출력 임피던스가 모두 0이다. 아래 그림 2-3와 같은 회로를 가지며 이상적인 증폭기는 전류가 흘러들어갈 수 없기 때문에 저항 R에 I_{i`n} 의 전류가 흐름을 알 수 있고 따라서 V _{out} =-R TIMES I _{i`n}의 식을 세울 수 있다.
-전류 증폭기 : 입력전압과 궤환전압이 반대인 부궤환 회로로 입력 임피던스가 0이고 출력 임피던스가 무한대일 때 출력 전류는 입력전류에 직접 비례한다. 아래쪽 노 드에서 KCL을 사용하면 (I _{i`n} +I _{out} )R _{1} +I _{i`n} R _{2} =0이고..
<중 략>
참고 자료
전자회로실험 강의노트 실험 2. 전류-전압 변환회로 ,아주대학교
[네이버 지식백과], 전자용어사전
microelectronics, Behzad Razavi, 한티미디어
datasheet(texas instrument)