전기전자공학 망로전류를 이용한 회로해석 레포트
- 최초 등록일
- 2020.03.25
- 최종 저작일
- 2016.03
- 6페이지/ 한컴오피스
- 가격 2,000원
* 본 문서(hwp)가 작성된 한글 프로그램 버전보다 낮은 한글 프로그램에서 열람할 경우 문서가 올바르게 표시되지 않을 수 있습니다.
이 경우에는 최신패치가 되어 있는 2010 이상 버전이나 한글뷰어에서 확인해 주시기 바랍니다.
소개글
전기전자공학 망로전류 이용한 회로해석 레포트입니다.
목차
1. 실험 개요
1) 실험 목적
2) 실험 이론
2. 실험결과 및 분석
3. 고찰
본문내용
1. 실험 개요
1.1 실험 목적
(1) 선형회로의 의미를 배운다.
(2) 망로전류 방법으로 구해진 전류를 실험적으로 입증한다.
1.2 실험 이론
① 선형 회로소자
저항기는 선형 소자 또는 선형 회로소자로 알려져 있다. 저항기 또는 다른 형태의 저항성 소자들로만 구성된 회로를 선형회로라고 한다.
소자의 전압과 전류 특성이 옴의 법칙에 따르는 소자를 선형소자라고 한다. 즉, 소자에 걸리는 전압이 2배 증가되면 그 소자에 흐르는 전류도 2배가 되며, 전압이 1/3로 감소한다. 즉, 전압-전류의 비가 일정하게 동작하는 소자가 저항기이다.
② 망로 전류 방법
직-병렬 회로는 옴의 법칙과 키르히호프 전압 및 전류법칙을 사용하여 해석될 수 있다. 그러나 이 방법은 회로가 하나 이상의 전압원과 두 개 이상의 가지로 구성되는 경우에는 복잡하고 많은 시간이 소요되는 단점이 있다. 망로전류 방법은 계산과정의 많은 부분이 제거될 수 있도록 키르히호프 전압법칙을 사용한다. 이는 폐로 또는 망로 회로에 대해 전압 방정식을 세우고, 이 연립 방정식의 해를 구하는 것이다.
<중 략>
결과 분석 : 망로회로의 전류 I1, I2, I3의 측정값과 이론값을 비교하니 오차가 거의 발생하지 않았다. 키르히호프의 법칙을 실험적으로 입증할 수 있었다.
참고 자료
없음