광운대학교 전기공학과 1학년 실험9
- 최초 등록일
- 2019.06.30
- 최종 저작일
- 2014.03
- 8페이지/ MS 워드
- 가격 1,000원
목차
1. 관련 이론
2. 실험 기기
3. 문제 풀이
4. 실험 순서
본문내용
임의로 회로를 테브난의 등가회로로 표현할 수 있음을 실증하고 실측을 통해 등가회로를 실험적으로 구하는 방법을 습득함으로써 테브난의 정리가 갖는 의미를 이해한다.
◆관련 이론◆
전원과 임피던스가 복잡하게 얽혀있는 회로상에서 어떤 임의의 두 지점을 선택하여 그 지점에서 회로를 바라볼 때 그 회로 전체를 하나의 등가전원과 이 전원에 직렬로 연결된 임피던스의 형태로 나타낼 수 있다. 이것을 테브난의 정리라 하고 이러한 표현방법을 테브난의 등가회로라 한다.
☑ 테브난 등가회로의 결정 회로를 알고 있는 경우
회로의 구조를 이미 알고 있는 경우에는 간단한 계산을 통하여 테브난의 등가회로를 구할 수 있다. 그림 1에 나타낸 것과 같이 대상이 되는 회로의 내부 구조를 알고 있는 경우에는 위의 두 조건을 적용하여 그 등가회로를 구할 수 있다. 먼저 그림 2와 같이 개방상태에서 회로해석을 통하여 두 단자간의 전압, 즉 개방전압 Voc을 구하고 이 값이 등가회로에서의 개방전압 Vth 와 같아져야하므로 이로부터 Vth가 구해진다. 주어진 예의 경우에 이 값은 다음과 같이 간단히 구해진다. Vth= (R3/R1+R3)V
참고 자료
없음