아주대 전자회로실험 결과보고서1. 부궤환회로
- 최초 등록일
- 2015.10.06
- 최종 저작일
- 2015.03
- 8페이지/ 한컴오피스
- 가격 1,500원
목차
1. 실험목적
2. 이론
1) 연산증폭기
2) 부궤환증폭기 (Negative feedback amplifier)
3) 전압 플로워
4) 연산증폭기를 사용한 (반전)가산기
3. 실험기구
4. 실험방법
1) 연산증폭기
2) 비반전 연산증폭기
5. 실험결과
6. 고찰
본문내용
연산증폭기는 출력단으로부터 입력단에 부궤환을 걸어 응답특성을 외부에서 조절가능케한 직결합된 차동선형 증폭기로서 매우 높은 이득(gain)을 갖는다.연산증폭기는 두 개의 입력을 갖고 있다. -(minus)로 표시된 입력은 반전입력단이라고 말하며, 반전 입력단에 인가된 신호의 출력은 입력과 180의 위상차를 갖는다. +(plus)로 표시된 입력은 비반전 입력단이라고 말하며 비반전 입력단에 인가된 신호의 출력은 입력에 인가된 신호와 동일한 위상으로 나타난다.
<중 략>
이 실험을 진행하는 단계에서 함수발진기(function generator)를 통해 인가 할 수 있는 sinusoidal형의 파형의 진폭을 높이는데 우리가 실험한 장비를 통해서는 입력할 수 있는 한계가 있었다. 이 장비의 경우 Vp-p값이 5V까지 밖에 걸리지 않아 출력 함수 파형에 왜곡이 일어나는 출력전압 값이 대략 어느 정도인지 확인 할 수 없었다. 자세한 과정은 건너뛰고 결과만 보면 증폭기로 증폭시킨 결과 출력전압은 실험을 통한 결과 아무리 커져도 Vp-p = 27.5V를 넘지 못함을 첨부한 사진을 통해서 확인 할 수 있다. 실험을 진행하는 당시에는 단지 함수발진기(function generator)의 입력전압이 Vp-p = 5V밖에 안걸리는 것을 알고 이 실험을 진행하지 못했지만 보고서를 작성하는 지금 시점에서 생각해 본다면 이 입력전압을 우리가 실험에서 사용한 Op-amp를 통하여 증폭을 하고 그 증폭된 신호를 입력전압으로 이용해서 다시 Op-amp를 통한 실험을 진행했다면 우리가 원하는 실험을 진행 할 수 있었을 것이라 생각한다. 즉, Op-amp를 다단으로 증폭시킨다는 것이다. 이 실험에 대한 의미는 이미 예비보고서에 보고한 것처럼 uA741 Op-amp의 내부에는 여러 BJT-transistor가 다단으로 증폭되어있어 출력전압이 제대로 나오기 위해선 각 transistor가 Active-mode로 작동해야한다. 그런 동작특성을 갖추기 위해선 공급전압 (Vcc+-)값이 출력될 수 있
참고 자료
없음