• 파일시티 이벤트
  • LF몰 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

실험9결과 DAC&ADC

*현*
최초 등록일
2014.05.13
최종 저작일
2013.12
6페이지/한글파일 한컴오피스
가격 3,000원 할인쿠폰받기
다운로드
장바구니

목차

1. 실험 결과

2. 고찰
1) DAC
2) ADC
3) 추가 실험
4) 종합

3. 참고자료

본문내용

DM7490A는 Decade annd Binary Counter이다. IC에 들어오는 Clock signal을 10진으로 세어 2진으로 내보내는 역할을 한다. 즉 0부터 9까지 센 후, 이를 Binary로 전환하여 4개 출력으로 보낸다. 이를 위해 내부에 J-K F/F 4개를 사용한다. Clock을 세야 하기 때문에 비동기 Counter이다. 즉 Clock signal은 칩 내부 J-K F/F중 가장 처음 F/F에만 연결된다. 아래는 내부 logic이다.

DM7490A에서 얻을 수 있는 최종 출력은 으로 나타낼 수 있으며, DAC 회로에서 이 출력은7404와 7405 두 Inverting buffer를 연속하여 나란히 통과한다. 7404는 한 gate에 물려있는 TR 두 개가 서로 겹쳐 있는 방식으로 제작되어 있다. 따라서 따로 pull up저항을 달아주지 않아도 출력값에 상관 없이 신호의 고속동작을 얻을 수 있다. 다만 이러한 구조적/기능적 이점을 가지기 위해 사용 시 유의할 점이 있다. 7404의 출력단을 절대로 서로 연결시켜서는 안된다. 내부 TR이 서로 쇼트가 되어 큰 전류가 흐르게 되고, IC가 망가지는 직접적인 원인이 되기 때문이다. 7405는 평범한 OC 출력을 낸다.

참고 자료

수업 자료 ppt
센서공학(양상식 교수님) 계측파트 ppt
7404와 7405의 비교 http://blog.naver.com/PostView.nhn blogId=gurysumalogNo=56699397redirect=DlogwidgetTypeCall=true
반전가산증폭기의 쓰임 http://cherryopatra.tistory.com/137
ftp://ftp.unilins.edu.br/dib/7490.pdf
http://www.alldatasheet.com/datasheetpdf/pdf/82662/ETC/7404.html
http://users.ece.utexas.edu/~valvano/Datasheets/7405.pdf
*현*
판매자 유형Bronze개인

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

이런 노하우도 있어요!더보기

찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

  • 한글파일 아주대학교 논리회로실험 / 10번 실험 D/A, A/D Converter 예비보고서 5페이지
    D/A & A/D Converter (DAC & ADC) 1. ... 실험 과정 및 예상 결과 실험 1-1의 결과 파형 예상 실험 1-2의 결과 ... 저항의 값을 바꾸는 등 실험의 조건에 맞게 회로를 재구성한다. 9.
  • 한글파일 아주대학교 논리회로실험 / 10번 실험 D/A, A/D Converter 결과보고서 5페이지
    D/A & A/D Converter 1. ... 강의노트를 통해 확인한 예상 파형 가변 저항 변화 전-후의 ADC 개형 실험 ... 실험 과정 및 결과 분석 1번 실험 1번 실험 회로 결선도 1번 실험 스케메틱
  • 한글파일 (A+/이론/예상결과/고찰) 아주대 논리회로실험 결과보고서10 9페이지
    실험2 예상 결과 : 가변저항의 값이 어떠냐에 따라 다른 결과가 나올 것이다 ... 결과적으로 Op amp의 출력단자에서는 2진 디지털 신호가 아날로그 신호로 ... 첫 번째 출력은 실험1의 결과와 같을 것이며, 두 번째 출력은 두 번 컨버트
  • 한글파일 아주대 논리회로실험 실험10 DAC & ADC converter 예비보고서 6페이지
    : 분 반: 학 번: 성 명: 실험10 예비보고서 - DAC & ADC converter ... 회로 결선도 - 실험1(DAC), 실험2(ADC) 5. ... 실험 목적 - DACADC 변환기 회로를 구성하고 동작원리를 이해한다.
  • 한글파일 논리회로실험 예비보고서10 9페이지
    실험절차 및 예상결과 -실험1) DAC ① single pulse clock으로 ... ·예상결과 : ADC는 analog 신호를 digital 신호로 변환하는 ... -실험2) ADC실험1 회로의 출력부에 위의 사진과 같은 비교기를 부가한다
더보기
최근 본 자료더보기
탑툰 이벤트
실험9결과 DAC&ADC
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업