실험9결과 DAC&ADC
- 최초 등록일
- 2014.05.13
- 최종 저작일
- 2013.12
- 6페이지/ 한컴오피스
- 가격 3,000원
목차
1. 실험 결과
2. 고찰
1) DAC
2) ADC
3) 추가 실험
4) 종합
3. 참고자료
본문내용
DM7490A는 Decade annd Binary Counter이다. IC에 들어오는 Clock signal을 10진으로 세어 2진으로 내보내는 역할을 한다. 즉 0부터 9까지 센 후, 이를 Binary로 전환하여 4개 출력으로 보낸다. 이를 위해 내부에 J-K F/F 4개를 사용한다. Clock을 세야 하기 때문에 비동기 Counter이다. 즉 Clock signal은 칩 내부 J-K F/F중 가장 처음 F/F에만 연결된다. 아래는 내부 logic이다.
DM7490A에서 얻을 수 있는 최종 출력은 으로 나타낼 수 있으며, DAC 회로에서 이 출력은7404와 7405 두 Inverting buffer를 연속하여 나란히 통과한다. 7404는 한 gate에 물려있는 TR 두 개가 서로 겹쳐 있는 방식으로 제작되어 있다. 따라서 따로 pull up저항을 달아주지 않아도 출력값에 상관 없이 신호의 고속동작을 얻을 수 있다. 다만 이러한 구조적/기능적 이점을 가지기 위해 사용 시 유의할 점이 있다. 7404의 출력단을 절대로 서로 연결시켜서는 안된다. 내부 TR이 서로 쇼트가 되어 큰 전류가 흐르게 되고, IC가 망가지는 직접적인 원인이 되기 때문이다. 7405는 평범한 OC 출력을 낸다.
참고 자료
수업 자료 ppt
센서공학(양상식 교수님) 계측파트 ppt
7404와 7405의 비교 http://blog.naver.com/PostView.nhn blogId=gurysumalogNo=56699397redirect=DlogwidgetTypeCall=true
반전가산증폭기의 쓰임 http://cherryopatra.tistory.com/137
ftp://ftp.unilins.edu.br/dib/7490.pdf
http://www.alldatasheet.com/datasheetpdf/pdf/82662/ETC/7404.html
http://users.ece.utexas.edu/~valvano/Datasheets/7405.pdf