전전컴설계실험2-7주차결과
- 최초 등록일
- 2014.03.28
- 최종 저작일
- 2013.09
- 20페이지/ MS 워드
- 가격 1,500원
목차
1. 서론(Introduction)
1) 실험목적
2) 실험을 위해 필수 배경이론, 개념
3) 실험의 가설 및 근거
2. 방법(Materials and Methods)
1) 실험 도구 및 재료
2) 실험 절차와 방법
3. 실험결과(Result)
1) 측정 결과의 도식적 표현
2) 측정 결과의 설명
4. 토론(Discussion)
1) 실험의 가설과 일치 여부
2) 실험 측정 결과의 해석 및
5. 결론(Conclusion)
6. 참고문헌(References)
본문내용
1.Introduction.
(1)Purpose of this Lab
이번 실험은 조합 논리 회로에 대해 기본 개념을 이해하고 Mux와 BCD-to Excess 3 converter의 조합 논리 회로를 직접 설계하는 과정을 통해 이론적인 내용과 실제 Simulation과 하드웨어 장비동작으로 검증해본다.
(2)Essential Backgrounds for this Lab
-조합 논리 회로
논리곱(AND), 논리합(OR), 논리부정(NOT)의 세가지 기본 회로를 조합하여 구성한 논리회로 출력이 입력에 의해 결정된다.
논리 Gate로만 구성되며, Flip Flop 같은 기억소자는 포함되지 않는다.
-Mux(Multiplexer)
멀티플렉서 또는 데이터 선택기라고 불린다.
여러 개의 데이터 입력을 받아 그 중 하나를 선택하여 출력하는 논리회로이다. 출력할 데이터의 입력단자는 선택 입력신호에 의해 제어되는 동작을 보인다. N개의 입력데이터 중 하나를 선택하고, 선택된 자료를 하나의 출력채널에 전송하는 장치이다.
<중 략>
Output Excess 3 Code 1100
Input BCD Code 0001 0000
Output Excess 3 Code 0001 0011
Input BCD Code 0001 0001
Output Excess 3 Code 0001 0010
BCD to Excess-3 Code Convertor 실험결과값
Input BCD Code 0000
Output Excess 3 Code 0011
Input BCD Code 0001
Output Excess 3 Code 0100
Input BCD Code 0010
Output Excess 3 Code 0101
Input BCD Code 0011
Output Excess 3 Code 0110
Input BCD Code 0100
참고 자료
http://artoa.hanbat.ac.kr/lecture_data/digital_system/12.pdf (Multiplexer)
http://blog.naver.com/k97b1114?Redirect=Log&logNo=140156081036(BCD, Excess 3)
전전컴실험II - Lab_05_Combinational_Logic_Design_Ⅱ@_Decoder,_Encoder_and_Mux_응용과제