실험2 제04주 Lab02 Post 4 Bit Full Adder
- 최초 등록일
- 2014.03.11
- 최종 저작일
- 2013.09
- 9페이지/ MS 워드
- 가격 1,500원
목차
1. Introduction
1) Purpose of this Lab
2) Essential background for this Lab
2. Result of this Lab
1) Measured data and description of Lab 1 (Half adder)
2) Measured data and description of Lab 2 (1-bit Full adder)
3) Measured data and description of Lab 3 (4-bit Full adder)
3. Discussion
4. Conclusion
5. Reference
본문내용
1. Introduction
1) Purpose of this Lab
HBE-Combo Ⅱ-SE의 사용법을 숙지하고 Xilinx ISE를 통해 Half adder와 Full adder, 나아가 4-bit Full adder를 Schematic을 이용하여 설계 및 제작하여 HBE-Combo Ⅱ-SE Board에 구현하여 제작할 수 있다.
<중 략>
그리고 Configure Device를 통해 Input과 Output에 알맞은 Pin number를 연결시켜주었다. 4-bit Ripple carry Full adder가 제대로 작동되는지 확인하기 위해서 1-bit씩 증가시키면서 출력되는 Output의 변화를 살펴본 결과, 제대로 작동되는 것을 확인하였다. 그리고 과제로 주어진 핸드폰 번호 2개씩 더한 결과를 결과에 정리하였다. Input 한 개 당 0~15의 임의의 숫자를 할당할 수 있었으며 Output으로는 0부터 최대 31까지 표현할 수 있는 4-bit Full adder를 만들 수 있었다.
참고 자료
http://club.uos.ac.kr/lect/2013204009703 - 제 2주차 강의교안