실험 6. 선형 레귤레이터 회로(결과)
- 최초 등록일
- 2012.09.09
- 최종 저작일
- 2012.03
- 6페이지/ 한컴오피스
- 가격 1,000원
소개글
2012년 1학기 전자회로보고서입니다. ^_^
목차
1. 실험 계획
2. 실험 과정에 따른 결과
3. 실험 고찰
본문내용
3. 실험 고찰
이번 실험은 선형 레귤레이터 회로에 관한 실험이었다. 아직 전자회로 시간에 이 내용을 배우지 않아서 보고서를 쓰는데 좀 헤맸다. Series regulator에서는 reference voltage가 입력으로 들어가고 출력의 sample circuit는 출력 전압의 변화를 감지한다. error detector는 reference 전압과 sample 전압을 비교하고, 일정한 전압을 유지하기 위해 control element가 보상을 하도록 하는데 이것을 이번 실험에서 모델링해서 하였다. Series regulator에서 입력 전압과 출력 전압이 처음에는 동시에 동일한 크기로 증가한다. 하지만 특정한 전압부터 올라 갈 때는 출력 전압의 값이 constant를 가지게 되는데 그 전까지는 op-amp 반전 입력의 전압과 referencve 전압이 같아질 때까지 error voltage를 증폭시켜 출력 전압인 트랜지스터의 에미터 voltage를 변화시키기 때문이다.
두 번째 실험에는 트랜지스터를 2개를 사용하는데 전류의 크기를 제한하기 위해서 사용하였다. 피스파이스에서 최대 전류는 이론 값의 최대 전류보다 더 작게 나왔다. 오차가 생겼지만 가장 중요한 것은 이 트랜지스터가 전류의 최대량을 조절한다는 것이다. 처음 트랜지스터 1개를 사용하였을 때는 전압이 증가함에 따라 전류도 그만큼 증가하여서 소자가 망가질 여지가 충분히 컸지만 이렇게 2개를 사용해서 퓨즈와 같은 역할을 해서 실생활에도 매우 유용하게 쓰일 수 있을 것이라고 생각이다.
참고 자료
없음