예비(실험1,2,3), 200820126, 안효중, 9조
- 최초 등록일
- 2012.08.26
- 최종 저작일
- 2012.06
- 11페이지/ 한컴오피스
- 가격 1,000원
소개글
아주대 전자회로실험 예비보고서입니다. 보고서 점수 만점이니까 믿고쓰셔도 됩니다.
목차
1. < 실험 1 부궤환 회로 예비보고서 >
2. < 실험 2 전류-전압 변환회로, 실험 3 적분회로 예비보고서 >
본문내용
[1] 실험 목적
연산증폭기의 이득에 영향을 미치는 부궤환 루프의 영향을 알아보고 반전 증폭기와 비반전 증폭기의 사용을 익히도록 한다.
[2] 주요 이론
연산 증폭기
위와 같은 기호를 가지고 있는 연산증폭기는 출력단에서 입력단으로 부궤환(negative feedback)을 연결하여 응답 특성을 외부에서 조절하도록 한 증폭기이다. 두 개의 입력을 가지고 있는데, (-), (+)로 각각 반전과 비반전 된 위상을 가지고 있다. 그리고 출력의 한 단은 교류적으로 접지되어 있는데 이것은 DC 단자가 역할을 한다.
<중 략>
[1] 실험 목적
전류-전압, 전압-전류 변환기와 전류증폭기에 대한 이론을 습득하고 실험을 통해 확인해 본다. 또 미분기와 적분기의 동작원리를 이해하고 실험으로 확인해 본다.
[2] 주요 이론
전압 증폭기
그림 2-1 같은 비반전 연산증폭기는 안정된 이득, 고입력 임피던스, 저출력 임피던스를 가진다. 식으로 표현해 보면, , , =0으로 나타낼 수 있다. 이상적인 경우 이득은 일정하고 입력 임피던스는 무한대이며 출력 임피던스는 0으로 전압 이득의 감소없이 작은 저항 부하를 할 수 있다.
전압-전류 변환기
그림 2-2는 전압-전류 변환기로 부궤환 회로로 볼 수 있다. 식으로 표현하면 , , 으로 나타낼 수 있다. 이상적인 전압-전류 변환기에서 출력 전류는 입력 전압, 저항값에 의해 결정됨을 알 수 있다. 이런 것을 이용해 전자 전압계를 만들면 내부의 임피던스가 높아서 전압이 측정되는 동안은 회로가 안정되는 특징이 있다.
참고 자료
없음