실험2예비[1].CMOS회로의.전기적특성나중
- 최초 등록일
- 2011.06.27
- 최종 저작일
- 2009.04
- 10페이지/ MS 워드
- 가격 1,000원
소개글
논리회로 실험 보고서 입니다. 깔끔하고 상세하게 잘 설명해놓았구요 pspice결과도 다 첨부했습니다. A+확신합니다.
목차
1. 목 적
2. 이 론
3. 실 험 - SIMULATION
4. 문 제
본문내용
1. 목 적
74 HC(High-Speed CMOS Logic Family)의 전기적 특성을 이해한다.
Logic Level의 의미와 Noise Margin을 실험을 통해 확인한다.
2. 이 론
Logic Levels & DC Noise Margins (DC특성)
경계값 용어
VOHmin: High를 출력할 때 최소 허용 전압.
(보통 VDD-0.1)
VIHmin: High를 입력 받을 때 최소 입력 전압.
(보통 VDD의 70%)
VILmax: Low를 입력 받을 때 최대 입력 전압.
(보통 VDD의 30%)
VOLmax: Low를 출력할 때 최대 허용 전압.
(보통 ground+0.1) < Logic Levels >
NMH: High로 동작하는 구간의 Noise Margin (NMH = VOHmin- VIHmin)
NML: Low로 동작하는 구간 Noise Margin (NML = VILmax - VOLmax)
High와 Low 사이의 Abnormal 구간은 천이(transition)구간으로 논리값이 정의되지 않음.
Schmitt-Trigger Inverters
일반 Inverter에 비해 noise를 줄여주는 기능.
입력, 출력 전압이 각각 하나씩인 반면 두 개의 threshold voltage를 가진다.
Noise에 둔감하게 반응하도록 positive feedback을 사용하며 noise가 많은 신호에 사용된다.
VT-: 입력전압 감소 시 threshold voltage
VT+: 입력전압 증가 시 threshold voltage
Resistive Load (DC 특성)
참고 자료
1. John F.Wakerly, Digital Design Principles and Practices 4E, PEARSON
2. 74CH04N Datasheet-
http://www.alldatasheet.com/datasheet-pdf/pdf/106276/PHILIPS/74HC04N.html
3. CMOS Wikipedia - http://en.wikipedia.org/wiki/Cmos
4. SN74HC14 Datasheet-
http://www.alldatasheet.com/datasheet-pdf/pdf/27886/TI/SN74HC14.html
5. Schmitt trigger-http://lammertbies.nl/comm/info/Schmitt-trigger.html
6. TTL과 CMOS 소자의 차이점
http://www.hajazone.co.kr/zb/data/hz_lec_hardware/TTL_CMOS.pdf