[아주대] 논리회로실험 4장 예비(Multiplexer & Demultiplexer)
- 최초 등록일
- 2013.09.15
- 최종 저작일
- 2012.09
- 9페이지/ 한컴오피스
- 가격 2,000원
소개글
A+ 받은 레포트 입니다.
열심히 썻으니 참고하세요.
목차
1. OBJECTIVES
2. RESUME OF THEORY
3. EQUIPMENT REQUIRED
4. PROCEDURE
5. EXPECTING RESULTS
본문내용
OBJECTIVES
- 멀티플렉서(Multiplexer)와 디멀티플렉서(Demultiplexer)의 원리를 이해하고 실험을 통해 동작을 확인한다.
RESUME OF THEORY
Multiplexer
multiplexer는 스위치신호를 이용하여 여러 가지 입력선 중에서 원하는 입력선이 출력 선으로 출력되도록 하는 회로이고 보통 줄여서 MUX라고 부른다. 기본 회로의 구조는 위와 같으며 입력선 I _{0} ,`I _{1} ,`I _{2} `....이 있고 입력선의 개수에 따라 원하는 신호를 출력하기 위한 스위치의 개수도 달라지게 된다. n개의 입력선이 있다면 스위치가 표현할 수 있는 개수 n개가 되어야 하는데 스위치 하나가 표현할 수 있는 수는 2개이므로 n개의 입력선이 있다면 [log _{2} n]개의 스위치 개수가 필요하게 되고 0, 1을 각 AND gate에 넣기 위해 스위치 개수만큼의 NOT gate가 필요하다. 원하는 데이터의 출력은 스위치신호와 입력데이터를 AND gate로 묶어줌으로써 스위치신호가 AND gate에 모두 1로 들어왔을 때 같이 들어온 입력데이터 값을 출력으로 내보내게 된다.
<중 략>
S0, S1에 따라 입력데이터선중에 출력되는 데이터 선이 달라질 것이며, 입력이 00일 때는 D0, 10일 때는 D1, 01일 때는 D2, 11일 때는 D3을 출력할 것이다. 노란색으로 칠해진 것이 출력되는 입력데이터일 것이며, 다른 입력데이터들과 구분 짓기 위해 출력되는 데이터만 다른 논리 값을 걸어주었다. S0, S1에 따른 멀티 플렉싱이 일어날 것이다.
74HC153의 데이터시트를 보고 입출력특성을 보면 실험2에서 multiplexer소자로 구현한 회로에서의 입력스위치에 따른 출력 값도 실험1에서의 진리표와 같이 나올 것이다. 역시 입력스위치에 따른 멀티 플렉싱이 이루어질 것이다.
실험3 4에서는 demultiplexer를 gate소자들을 이용해 구현해보고 demultiplexer소자로 구현한 회로와 비교해볼 것이다.
참고 자료
없음