가산기와디코더
- 최초 등록일
- 2012.12.04
- 최종 저작일
- 2012.12
- 10페이지/ 한컴오피스
- 가격 1,000원
소개글
A+ 받은 디지털실험
목차
1. 실험제목 : 가산기와 디코더 회로
2. 실험목적 :
3. 실험장비 :
4. 이론 :
5. 실험회로 :
6. 실험 :
7. 결과 및 고찰:
본문내용
1. 실험제목 : 가산기와 디코더 회로
2. 실험목적 :
-가산기의 구성방법과 동작원리를 이해하고 병렬가산기를 이용한 가산의 실험을 통하여 가산기에 대한 응용력을 기른다.
-디코더의 구성과 동작원리를 이용하고 특성을 확인한다.
<중 략>
진리표로부터 합과 캐리의 논리식을 구할수 있다. 캐리는 A와 B가 모두 1일때만 되므로 캐리의 논리식은 C= AB이고, 합은 입력 A와 B가 다를때만 1이 되므로 합의 논리식은 S=A?B이다.
따라서 반가산기는 캐리를 출력하는 AND게이트와 합을 출력하는 Exclusive-OR 게이트로 구현된다.
- 디코더는 N비트의 코드를 입력하여 M개의 출력단자중 하나의 출력단자에 HIGH(또는 LOW)를 출력하는 논리회로이다. N비트의 입력은 각각 0또는 1의 값을 가지므로 2N개의 입력조합 또는 코드가 가능하다. 입력코드에 대해서는 M개의 출력 중 하나의 출력 만이 동적 HIGH(또는 LOW)가 되고 , 다른 나머지 출력은 LOW(또는 HIGH)가 된다.
2) BCD-to-7세그먼트 디코더
이 디코더는 BCD코드를 입력하여 각각의 해당하는 10진수를 7세그먼트 표시장치로 출력하는 4개의 입력과 7개의 출력을 가진 디코더이다.
참고 자료
없음