OP-AMP 증폭실험
- 최초 등록일
- 2009.12.08
- 최종 저작일
- 2004.05
- 5페이지/ 한컴오피스
- 가격 1,000원
소개글
실험에 대한 과정과 준비물은 없지만 이론은 확실하게 조사했던 예비레포트입니다.
목차
실험 목적
1. 이론
1) 일정한 이득을 얻는 회로
2) 가상 접지(VIrtual ground)
3) 가산기 회로
4) 그밖의 연산 증폭기 회로
5) 연산 증폭기의 종류와 동작
참고자료
본문내용
실험 8 OP-AMP 증폭실험
실험 목적 :
op-amp 회로의 기본 동작 원리를 이론적으로 해석하고, 이를 바탕으로 한 기본회로의 동작을 이해한다. 이를 바탕으로 실험을 위해 회로를 꾸미고 실험 결과를 통해 이론에서 해석했던 내용을 확인한다.
1. 이론
연산 증폭기(operational amplifier, OP앰프)는 본래 이상 증폭기(ideal amplifier) 실현을 목표로 하여 트랜지스터, JFET 및 MOSFET 등을 써서 만든, 본질적으로 매우 큰 차동 이득을 가지는 차동 증폭기로써 CMRR이 매우 크며, IC의 형태로 된 것이다.
* 이상적인 연산 증폭기가 갖추어야할 특성
- 높은 입력 저항
- 낮은 출력 저항
- 낮은 전력 소비
- 높은 이득
- 높은 CMRR
- 온도 및 전원 전압 변동에 따른 무영향 등을 들 수 있으며, 바이폴라(bipolar)와 JFET의 조합(Bi FET) 또는 바이폴라와 MOS FET의 조합 (Bi MOS) 등을 통하여 이들 조건에 접근 시킬 수 있다.
1) 일정한 이득을 얻는 회로
- 연산 증폭기 자체의 이득은 보통 1000-100,000 정도되는 매우 큰 것이지만, 수동 소자를 함께 써서 실용 회로를 구성하면 회로 상수만으로 정해지는 일정 이득(constant gain)을 가지게 된다.
참고 자료
전자공학 학문당 이수원, 구기준, 임영근, 이영노 공저
전자공학의 기초 광림사 이영근 저