전자회로설계를 수강하며 OrCAD로 Op-amp 응용 회로들을 설계했습니다. ... 셋째, 다양한 회로설계 및 분석 경험을 쌓아왔습니다. 졸업 프로젝트로 메모리 내 로직 회로설계, PIM 프로젝트를 진행하고 있습니다. ... 또한 논리회로설계 수업에서 FSM과 VHDL을 이용해 자판기를 설계했습니다.
완성된 제품군을 통해 본 디지털 회로설계와 아날로그회로설계의 비교 개관하면, 디지털 회로는 계산, 데이터 처리 등의 디지털 신호 처리에 사용되고, 아날로그회로는 신호 증폭, 필터링 ... (121 PT 주제) 반도체 디지털 회로설계를 아날로그회로설계와 비교하고, 완성된 제품군을 각각 예시 하시오. I. ... 반도체 아날로그회로설계의 예: ① 오디오 앰프: 오디오 앰프는 아날로그회로로 구성되어 오디오 신호를 증폭하는 역할을 합니다.
아날로그회로응용설계 보고서 2. ... 아날로그필터 (회로설계) ■ 1차 저역-통과 능동 필터 ▼ OrCAD PSpice를 활용한 회로도 설계 ① 1차 저역-통과 필터의 결과 표 2.1(1) 주파수 [Hz] 200 300 ... 60dB/decade ■ 1차 고역-통과 능동 필터 ▼ OrCAD PSpice를 활용한 회로도 설계 ① 1차 고역-통과 필터의 결과 표 2-3(1) 주파수[Hz] 100 250 500
아날로그회로응용설계 보고서 2. 아날로그필터 (HW회로설계) ■ 1차 고역-통과 능동 필터 1. 아래 회로를 breadboard를 이용하여 설계하시오. 2. ... 아래 회로를 breadboard를 이용하여 설계하시오. 2. ... 앞에서 설계한 1차/2차 고역-통과 필터를 이용하여 3차 고역-통과 필터를 설계하시오. 2. 시간의 응답을 통한 실험을 진행하여 필터의 특성을 파악하시오.
: 비트 수가 커질수록 아날로그 신호를 세밀하게 표현 가능 [Advantages] DC 전력 소모가 없다 . ... us w-3dB 192KHz w 384KHz fu 19.2MHz Ro 150ohm CMRR 70dB PSRR 70dB - 초기 설정 - 4bit Charge Scaling DAC 설계를 ... Rate 3V/us w-3dB 8 KHz fu 19.2MHz Ro 150ohm CMRR 80dB PSRR 60dB - 변경된 설정 - 8bit Charge Scaling DAC 설계를
카운터 설계 과제 RS-Latch를 이용한 Chattering 방지 회로를 설계하고 원리를 설명하시오. ... 위에 회로가 스위치가 on일 때 상황이고 아래 회로가 스위치가 off일 때 상황이다. (ORcad에 시간에 따른 스위치만 소자로 있어 저렇게 설계했습니다.) ... 위의 1stage의 위의 NAND gate의 결과는 0, 아래의 NAND gate의 결과는 1이다. 2stage의 위의 NAND gate에는 입력에 무조건 0이 들어가므로 위의 회로의
아날로그회로응용설계 보고서 3. 위상 고정 루프 (회로설계-1) ■ PLL의 Behavioral Simulation 1. ... 아래 회로를 구현하시오. ▲ PSpice를 통해 직접 구현한 회로도의 모습 ▲ PSpice를 통해 직접 제작한 LM565 소자의 내부 구성도 2. ... 아래 회로를 구현하시오. ▲ PSpice를 통해 직접 구현한 회로도의 모습 ▲ PSpice를 통해 직접 제작한 FREQ_DIV2 소자의 내부 구성도 2.
아날로그회로응용설계 보고서 1. 전원회로설계 및 실습 ? ... 1 ■ Buck Converter ▼ OrCAD PSpice를 활용한 회로도 설계 ▼ OrCAD PSpice를 시뮬레이션 결과 ① Transistor size, inductor/capacitor ... 또한, Buck converter의 역할에 대해서도 잘 이해할 수 있는 계기가 된 것 같다. ■ Boost Converter a ▼ OrCAD PSpice를 활용한 회로도 설계 ▼
아날로그회로응용설계 보고서 1. 전원회로설계 및 실습 ? 2 ■ Power Board 설계 ? ... 아날로그 응용회로설계에 대한 흥미가 생기게 되었다. ... 1 ▼ OrCAD PSpice를 활용한 회로도 설계 ▼ 각 node 1~4번 지정 ① AC-DC function 확인 ▼ Node 1번의 파형 확인 : 220v, 1kHz의 AC 전압이
실험결과: 설계실습 방법에 나온 stopwatch 제작 과정 중, 12-4-1 ~ 12-4-4에 필요한 회로 결선도를 그리시오. ... 설계실습 12. ... 회로를 만들었고 이 결과를 7segment에 연결하여 stopwatch를 만들었고 stop/restart, reset기능을 추가했다.
참고문헌 - 아날로그 및 디지털회로설계실습 교재 ... 아날로그 및 디지털회로설계실습 예비 REPORT 9. 4-bit Adder 회로설계 분 반 교 수 명 실험 날짜 제출 날짜 조 학 번 이 름 요약 : 순차식 논리회로의 기본 소자인 ... 설계실습 계획서 1-3-1 RS Latch의 특성 분석 (A) RS Latch의 진리표를 나타내고 아래 그림 RS Latch의 이론적인 상태도를 그린다.
아날로그 및 디지털 회로설계 실습 - 실습 12 결과보고서 stopwatch 설계 12-4. ... 설계하였다. 12-4-3 3자리 숫자 표시(시간표현) 카운터 회로 - 맨 위와 중간에 배치된 74LS192는 12-4-2에서 설계한 회로도를 이용한 것이고 세자리 숫자를 만들기 위해 ... 그 결과 0에서 9까지 증가하는 카운터를 설계할 수 있다. 12-4-2 2자리 숫자 표시 및 최대 숫자 제어 회로 - 12-4-1에서의 회로를 위아래로 두 개 배치한 회로도이다.
아날로그 및 디지털 회로설계 실습 -실습11. 카운터 설계- 학 과 : 담당 교수님 : 제출일 : 조 : 학번 / 이름 : 11-4. ... 설계실습 방법 비동기 8진 카운터 설계 (D) 버튼을 한 번씩 눌러 가면서 카운터가 정상적으로 동작하는 지 확인, 그 결과를 제출한다. ( Chattering 방지 회로 추가하여 설계한 ... 또한, chattering 현상을 방지한 카운터 회로이기에, 회로설계 사진에서 스위치의 하단부에 capacitior를 추가로 연결하였음을 확인할 수 있다.
아날로그 및 디지털 회로설계 실습 -실습12. Stopwatch 설계- 학 과 : 담당 교수님 : 제출일 : 조 : 학번 / 이름 : 12-4. ... 설계실습 방법 기본적인 클럭 생성 회로 및 카운터 회로 테스트 Fucntion generator를 이용하여 사용하고자 하는 1Hz의 Clock 신호를 만들어낸다. ... ) 또한 예비 설계보고서에서 예상했던 대로 회로가 동작하지 않았을 경우, 그 이유를 설명하고 어떻게 문제를 해결하였는지 기술하시오.