• LF몰 이벤트
  • 파일시티 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트
  • 통합검색(760)
  • 리포트(734)
  • 자기소개서(23)
  • 시험자료(3)

"pspice BJT" 검색결과 161-180 / 760건

  • 워드파일 [A+][예비보고서] 중앙대 전자회로설계실습 6. Common Emitter Amplifier 설계
    설계 위 회로와 같이 emitter저항을 사용한 Common Emitter Amplifier에서 Rsig = 50 Ω, RL = 5 kΩ, VCC = 12 V인 경우, β=100인 BJT를 ... Rule of thumb in Design에 따르면 Collector 와 emitter 사의 전압 VCE 와 emitter bias 전압 VE가 같은 값을 갖도록 하면 BJT가 active ... 모든 node의 전압과 branch의 전류가 나타난 회로도와 이때의 출력파형을 PSPICE로 Simulation하여 제출하라.
    리포트 | 6페이지 | 1,000원 | 등록일 2022.04.08
  • 워드파일 [전자회로설계실습]실습6(Common Emitter Amplifier 설계)_예비보고서
    목적 =50Ω, =50kΩ, =12V인 경우, =100인 NPN BJT를 사용하여 이 kΩ단위이고 amplifier gain(/)이 -100V/V이며 emitter 저항을 사용한 Common ... Emitter Amplifier 설계 위 회로와 같이 emitter 저항을 사용한 Common Emitter Amplifier에서 =50Ω, =5kΩ, =12V인 경우, β=100인 BJT를 ... 입력 신호의 크기를 줄이기 위하여 단자와 접지 사이에 50Ω보다 작은 저항 를 연결한 회로에 대하여 가 95% 이상이 되도록 저항을 PSPICE로 구한다.
    리포트 | 8페이지 | 1,000원 | 등록일 2022.04.19
  • 워드파일 통신공학실습 예비레포트 - 실험05-AM Modulation and Detection
    (마) Computer & Pspice program : 1 ea. (2) 실험에 필요한 소자 목록을 작성하시오. (가) 만능기판 : 1ea. ... Materials (Equipment, Devices) of this Lab (1) 인두세트 : 1ea. (2) Computer & Pspice program : 1 ea. (3) ... (다) BJT의 Pin Diagram을 참고하여 알맞게 납뗌한다.
    리포트 | 11페이지 | 2,000원 | 등록일 2021.04.04
  • 한글파일 전자회로설계실습 11 예비보고서 Push-Pull Amplifier 설계
    (A) 그림 1(a) 회로를 simulation하기 위한 PSpice schematic을 그리되, BJT를 제외하고 부하저항을 100Ω으로 놓고, Simulation Profile에서
    리포트 | 6페이지 | 1,000원 | 등록일 2022.03.29 | 수정일 2022.03.31
  • 워드파일 울산대학교 전자실험레포트 6. BJT의 특성
    단자 단계 1,2 의 ⑨(b) 에미터 단자 단계 2의 ⑧ 트랜지스터 재료 멀티심과 pspice의 한계로 측정불가 표 6-3 회로측정 과정 표 6-3 BJT(CE) 특성 실험 이론값 ... 2 1 (단계 1) /(단계 2) 1 3 (단계 1) /(단계 2) 3 1 (단계 1) /(단계 2) 2 3 (단계 1) /(단계 2) 3 2 (단계 1) /(단계 2) 멀티심과 pspice의 ... 쌍극성 접합 트랜지스터(BJT) 특성(예비) 1.
    리포트 | 3페이지 | 2,500원 | 등록일 2021.05.28
  • 파일확장자 중앙대학교 아날로그및디지털회로설계실습 설계실습 5. 전압제어 발진기 A+ 예비보고서
    : 3개저항 5.1, 1/2W, 5% : 1개저항 10, 1/2W, 5% : 1개저항 20, 1/2W, 5% : 3개커패시터 10nF, ceramic disk : 1개BJT ... (B) Simulation tool (PSPICE)을 이용하여 슈미트 트리거 (Vdd=+5V)의  가 2.5V가 되도록 회로를 설계 하시오.교재 ‘아날로그 및 디지털 회로 설계
    리포트 | 10페이지 | 1,000원 | 등록일 2022.09.15
  • 워드파일 27장 30장 차동 증폭기 회로, 능동 필터 회로 결과보고서
    계산한다. 30장 능동 필터 회로 ↓고역통과 필터 - - 저역 통과 필터 (50Hz ~ 5kHz) ↓구현회로↓회로 시뮬레이션 결과 새로운 조건(50Hz-5kHz)의 대역 통과 회로의 Pspice ... 차동 증폭기는 두 BJT의 Base 입력 전압차를 이용하여 출력신호를 증폭시키고 전압이득은 이미터 저항의 영향을 받는다. ... 실험 제목: 27장 차동 증폭기 회로 30장 능동 필터 회로 요약문 이번 실험은 BJT를 이용한 차동 증폭기와 op amp를 이용하는 능동 필터를 구현해보는 실험이다.
    리포트 | 13페이지 | 1,500원 | 등록일 2022.05.01 | 수정일 2022.10.27
  • 워드파일 [A+] 전자회로설계실습 11차 예비보고서
    (A) 그림 1(a) 회로를 simulation하기 위한 PSpice schematic을 그리되, BJT를 제외하고 부하저항을 100Ω으로 놓고, Simulation Profile에서
    리포트 | 7페이지 | 1,000원 | 등록일 2023.06.21 | 수정일 2023.06.23
  • 워드파일 중앙대 전자회로 설계 실습 예비보고서 6_Common Emitter Amplifier 설계
    저항을 삽입한 Common Emitter Amplifier 설계 위 회로와 같이 emitter 저항을 사용한 Common Emitter Amplifier에서 , , 인 경우, 인 BJT를 ... 입력신호의 크기를 줄이기 위하여 단자와 접지 사이에 50Ω보다 작은 저항 를 연결한 회로에 대하여 가 95%이상이 되도록 저항을 PSPICE로 구한다. ... 모든 node의 전압과 branch의 전류가 나타난 회로도와 이때의 출력파형을 PSPICE로 Simulation하여 제출하라. 출력전압의 최대값(), 최소값()은 얼마인가?
    리포트 | 6페이지 | 2,000원 | 등록일 2024.03.05 | 수정일 2024.03.11
  • 워드파일 아날로그 및 디지털 회로 설계 실습- 실습3(스텝 모터 구동기) 예비보고서
    이 Darlington Pair 회로를 pspice로 나타내면 위와 같다. ... 위의 data sheet에서 가져온 그림 중에 ULN2003AN에 해당하는 3번쨰 그림을 보면 BJT 2개와 3개의 저항으로 이루어져 있는데 2개의 BJT의 gain이 각각 B1, ... B2라 할 때 gain이 거의 B1*B2인 하나의 BJT처럼 기능을 하게 된다.
    리포트 | 3페이지 | 1,000원 | 등록일 2020.09.24
  • 한글파일 Common Emitter Amplifier 설계 예비보고서
    1.목적 R _{sig} =50 ohm `,`R _{L} =5k ohm `,`V _{CC} =12V 인 경우, B=100인 NPN BJT를 사용하여 R _{i`n}이 k ohm 단위이고 ... 저항을 사용한 Common Emitter Amplifier에서 R _{sig} =50Ω , R _{L} =5㏀ , V _{CC} =12V 인 경우, beta =100 인 NPN BJT를 ... 모든 node의 전압과 branch의 전류가 나타난 회로도와 이때의 출력파형을 PSPICE로 Simulation하여 제출하라.
    리포트 | 6페이지 | 1,000원 | 등록일 2023.01.21
  • 파일확장자 [A+] 중앙대 전자회로설계실습 11. Push-Pull Amplifier 설계 (예비보고서)
    (A) 그림 1(a) 회로를 simulation하기 위한 PSpice schematic을 그리되, BJT를 제외하고 부하저항을 100Ω으로 놓고, Simulation Profile에서
    리포트 | 8페이지 | 1,000원 | 등록일 2022.03.27
  • 워드파일 24.전류원 및 전류 미러 회로
    PSpice를 사용하여 부하저항을 바꿔가면서 전류미러 회로의 동작점 해석을 수행한다. ... BJT 정전류원 라고 하면 이 상수이므로 도 상수(일정한 전류)이다. ... BJT 전류원 그림 24-2의 회로에서 부하에 흐르는 전류를 계산하라. 그림 24-2의 회로를 결선하고 이미터, 컬렉터 전압을 측정하라.
    리포트 | 11페이지 | 1,000원 | 등록일 2021.12.14
  • 워드파일 설계실습 6. Common Emitter Amplifier 예비레포트
    위 회로와 같이 emitter저항을 사용한 Common Emitter Amplifier에서 =50Ω, =5kΩ, =12V인 경우, =100인 BJT를 사용하여 이 kΩ단위이고 amplifier ... in Design은 “경험에 의하면 collector 바이어스 전압 는 collector와 emitter 사이의 전압 와 emitter 바이어스 전압 가 같은 값을 갖도록 하면 BJT가 ... PSPICE를 이용해 확인해보면 3.82kΩ일 때 -14.0~-14.8V/V로 나오고 3.12kΩ일 때 -16.7~-17.8V/V로 나온다.
    리포트 | 7페이지 | 1,000원 | 등록일 2021.03.09 | 수정일 2021.03.12
  • 워드파일 전자회로실험 A+ 6주차 결과보고서(BJT Operations-Large/Small signal Operation)
    PSPICE 결과 실험(1): 실험(2): 6. ... BJT는 직류 성분 위에 작은 범위 내에서 변화하는 교류 성분을 증폭시킨다. ... To become familiar with large signal and small signal analysis in BJT circuits. 2.
    리포트 | 13페이지 | 2,000원 | 등록일 2023.07.02 | 수정일 2023.07.25
  • 워드파일 서울시립대학교 통신공학실습 6주차 결과레포트
    (실제 결과값을 실험실에서 팀원의 핸드폰 사진으로 찍었는데 팀원의 핸드폰이 고장나서 오른쪽의 결과파형은 실험당시의 나왔던 파형과 동일하게 pspice로 설정을 하였다.) 4. ... 다시 파워서플라이와 회로의 INPUT 저항들의 값을 조절하여 INPUT에는 1K옴의 저항을 연결해주고 입력 또한 PSPICE에서 먼저 5V->1V까지 바꿔가면서 ACTIVE 영역이 ... IF 필터의 설계를 위의 식대로 설계를하고 BJT를 연결하여 실험을 하였다. BJT를 사용하기 위해서 가장 먼저 설정을 해야하는 부분이 active 영역을 설정을 하는 것이었다.
    리포트 | 7페이지 | 2,000원 | 등록일 2019.07.29
  • 한글파일 (A+) 전자회로실험 차동 증폭기 회로 예비레포트 / 결과보고서
    실험 결과 (시뮬레이션) PSpice 모의실험 - CH.8 차동 증폭기 회로 PSpice를 통해 주어진 회로를 구성하여 시간 영역(과도)해석을 수행하라. ... BJT 차동증폭기 두 개의 NPN 트랜지스터 Q1, Q2가 이미터 결합 차동쌍을 구성하고 있으며, 이 트랜지스터 들은 정전류원 IEE에 의해 선형영역으로 바이어스되어 있음.
    리포트 | 11페이지 | 1,500원 | 등록일 2021.01.10
  • 한글파일 충북대 전자회로실험 실험 1 다이오드 및 BJT 특성 예비
    629.6} over {7-3} =10.9 OMEGA V _{D0} =v _{D} -i _{D} TIMES r _{D} =0.587V 3.2 바이폴라 접합 트랜지스터 특성 (1) PSPICE를 ... 는 npn형과 pnp형 BJT의 기호이다. BJT 기호와 함께 BJT의 이미터(E), 베이스(B), 컬렉터(C)에서의 전류와 전압의 방향들을 표시하였다. ... 그림과 같이 결합되는 구성에 따라 npn형과 pnp형 BJT가 만들어진다. npn형 BJT는 컬렉터가 n형, 베이스가 p형, 이미터가 n형으로 구성되고, pnp형 BJT는 컬렉터가
    리포트 | 9페이지 | 2,000원 | 등록일 2022.01.05 | 수정일 2023.03.14
  • 워드파일 [전자회로실험] BJT를 활용한 음성증폭기 Term project 보고서
    Experimental results and discussions : - results : - 1kHz일 때 입출력 그래프 - 4kHz일 때 입출력 그래프 - discussions : 제작한 회로의 Pspice ... "BJT를 이용한 증폭기 설계 및 제작." 국내석사학위논문 영남대학교 대학원, 2004. ... Abstract : 이번 학기에 배운 BJT의 특성을 이용하여 50dB 이상의 전압 이득을 가지는 음성증폭기 회로를 구성하고 제작한다. 2.
    리포트 | 6페이지 | 3,500원 | 등록일 2022.12.29 | 수정일 2023.12.21
  • 한글파일 [A+ 4.5 예비레포트] 기초전자공학실험 - BJT의 이미터 및 컬렉터 귀환 바이어스
    기초전자공학실험 8주차 예비 Report 제목 BJT의 이미터 및 컬렉터 귀환 바이어스 실험 목적 이미터 바이어스와 컬렉터 귀환 바이어스 BJT 구조의 동작점을 결정한다. ... 이론 < PSpice 모의실험 9-1 >< PSpice 모의실험 9-1-4 > 5. 트랜지스터의 beta 에 대한 % 변화를 계산하라. ... 모의실험 9-2 >< PSpice 모의실험 9-2-4 > 5.
    리포트 | 4페이지 | 5,000원 | 등록일 2021.04.20
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업