• 파일시티 이벤트
  • LF몰 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트
  • 통합검색(760)
  • 리포트(734)
  • 자기소개서(23)
  • 시험자료(3)

"pspice BJT" 검색결과 181-200 / 760건

  • 한글파일 설계실습 11. Push-Pull Amplifier 설계 예비보고서
    schematic을 그리되, BJT를 제외하고 부하저항을 100Ω으로 놓고, Simulation Profile에서 Analysis type을 DC Sweep으로 설정하고서 DC 전압원의 ... Push-Pull Amplifier with Op-amp connected in a negative feedback loop[AC] (A) 그림 1(a) 회로를 simulation하기 위한 PSpice
    리포트 | 8페이지 | 2,000원 | 등록일 2021.09.14
  • 워드파일 11. Push-Pull Amplifier 설계 예비보고서 - [전자회로설계실습 A+ 인증]
    (A) 그림 1(a) 회로를 simulation하기 위한 PSpice schematic을 그리되, BJT를 제외하고 부하저항을 100Ω으로 놓고, Simulation Profile에서
    리포트 | 7페이지 | 1,000원 | 등록일 2022.05.23 | 수정일 2023.01.03
  • 한글파일 전자회로 BJT A-Class Power amplifier 설계에 대한 최종 보고서 내용이고, 과정 및 결과가 첨삭되었습니다.
    과제 개요 팀을 구성하여 설계주제 14번“BJT A-Class Power amplifier 설계”를 Pspice프로그램으로 회로를 설계하고, 설계에 따라 직접 제작한다. ... E-mail “ BJT A-Class Power amplifier 설계 ” 과제에 대한 최종보고서를 첨부와 같이 제출합니다. ... 과제 최종보고서 (학생 개인당 작성) 과제명 BJT A-Class Power amplifier 설계 팀번호 지도교수 공동연구원 (본인을 제외한 나머지 팀원) 이 름 학 번 전화번호
    리포트 | 6페이지 | 4,000원 | 등록일 2020.02.29
  • 한글파일 (예비레포트) 전자회로 설계 및 실습 Common emitter amplifier 설계 실험6
    목적 R _{sig}=50Ω, R _{L}=5kΩ, V _{CC}=12V 인 경우, beta=100인 NPN BJT를 사용하여 R _{i n}이 kΩ단위이고 amplifier gain ... Rule of thumb in Design에 의해, Collector 바이어스 전압 VC는 collector와 Emitter 바이어스 전압 VCE가 같은 값을 갖도록 하면 BJT가 ... Integrator전압, 전류는 PSPICE에 나오는 값을 이용하였고, gain은 vo값인 amplitude 의 실효값 전압, 전류는 PSPICE에 나오는 값을 이용하였고, gain은
    리포트 | 8페이지 | 3,600원 | 등록일 2020.04.13
  • 워드파일 전자전기컴퓨터설계실험3 - 결과레포트 - 실험12 - BJT(BJT Amplifier Circuit) (A+)
    (나) Computer & Pspice program : 1 ea. (다) Power Supply : 2 ea. (라) Digital Multimeter : 1 ea. ... Reference (참고문헌) - 9 - 이 실험은 BJT를 이용해 신호를 증폭하는 BJT Amplifier Circuit에 대한 실험이다. ... Post-Lab Report - Title: Lab#12_BJT (BJT Amplifier Circuit) - 담당 교수 담당 조교 실 험 일 학 번 이 름 목 차 - 1 - 1.
    리포트 | 11페이지 | 2,000원 | 등록일 2020.11.26 | 수정일 2020.11.29
  • 워드파일 서울시립대학교 통신공학실습 6주차 예비레포트
    IF 필터 설계 PSPICE로 ACTIVE MIXER를 구현하였다. ... BJT 비선형 특성을 얻기 위한 Bias 설계 BJT 특성 곡선 그래픽 형태로 트랜지스터의 특성 곡선을 보는 것이 도움이되는 경우가 있습니다. ... 여전히 정상적인 액티브 모드 동작에 BJT의 두 pn 접합부에 대해서 보았다. BJT의 순방향 바이어스 된 접합부는 순방향 바이어스 된 다이오드와 동일한 곡선을 따른다.
    리포트 | 6페이지 | 2,000원 | 등록일 2019.07.29 | 수정일 2019.08.10
  • 워드파일 다이오드의 응용회로, BJT 바이어스 회로의 셜계 및 실험(Limiting 회로와 Clamping 회로 실습)
    Pspice를 통해 측정값을 계산하면, 다음과 같습니다. ... #Pspice로 실험을 하여, 그래프 설정은 2번과 같이 따로 하지 않았으며, R은 상용 값인 1KΩ을 사용하였습니다. ... 만약 RC값이 크게 설정이 된다면, 일정한 DC LEVEL에 입력의 양의 부분이 고정될 것입니다. 3.1 실험에 의한 BJT의 특성 분석 BJT로 회로를 구성하고, 를 5V로 고정하고
    리포트 | 15페이지 | 1,500원 | 등록일 2020.07.01
  • 한글파일 2019학년도 3학년 1학기 중앙대 전자회로설계실습 6. Common Emitter Amplifier 설계 예비
    목적 Rsig = 50 Ω, RL = 5 ㏀, VCC = 12 V인 경우, β=100인 NPN BJT를 사용하여 Rin이 ㏀단위이고 amplifier gain(vo/vin)이 ? ... 모든 node의 전압과 branch의 전류가 나타난 회로도와 이때의 출력파형을 PSPICE로 Simulation하여 제출하라. ... 위 회로와 같이 emitter저항을 사용한 Common Emitter Amplifier에서 Rsig = 50 Ω, RL = 5 ㏀, VCC = 12 V인 경우, β=100인 BJT
    리포트 | 6페이지 | 1,000원 | 등록일 2019.09.21
  • 워드파일 중앙대 전자전기공학부 전자회로설계실습 예비보고서(실험6)
    Common Emitter Amplifier 설계 실험 목적 Rsig =50 Ω, RL =5 kΩ, VCC =12 V인 경우, β=100인 NPN BJT를 사용하여 Rin이 kΩ단위이고 ... 위 회로와 같이 emitter저항을 사용한 Common Emitter Amplifier에서 Rsig = 50 Ω, RL = 5 kΩ, VCC = 12 V인 경우, β=100인 BJT를 ... 모든 node의 전압과 branch의 전류가 나타난 회로도와 이때의 출력파형을 PSPICE로 Simulation하여 제출하라.
    리포트 | 9페이지 | 1,500원 | 등록일 2021.08.18
  • 워드파일 5. 전압제어 발진기 예비보고서 - [아날로그및디지털회로설계실습 A+ 인증]
    2N3904(NPN) IC UA741 Op amp 3개 1개 1개 3개 1개 1개 2개 사용장비 및 소프트웨어 (PSpice Lite ver. / MATLAB) 오실로스코프 (Oscilloscope ... BJT 는 VCO 의 출력 전압이 BJT 의 base 단자에 들어가며 ON/OFF 가 되고 이에 따라 적분기의 출력 전압이 선형적으로 증가할지 감소할지를 결정한다. ... -적분기 출력이 슈미츠 트리거의 VTH 보다 높다면 BJT Base 전압은 -VCC -> BJT Off -> 그림8-5(a) -> 적분기 OP-Amp 의 [(-)단 > (+)단] -
    리포트 | 15페이지 | 1,000원 | 등록일 2022.09.22 | 수정일 2023.01.03
  • 워드파일 중앙대 전자전기공학부 전자회로설계실습 예비보고서(실험11)
    (A) 그림 1(a) 회로를 simulation하기 위한 PSpice schematic을 그리되, BJT를 제외하고 부하저항을 100Ω으로 놓고, Simulation Profile에서
    리포트 | 11페이지 | 1,500원 | 등록일 2021.08.18
  • 워드파일 [A+] 중앙대학교 아날로그및디지털회로설계실습 5차 예비보고서
    부품 저항 100Ω, 1/2W, 5% 저항 5.1kΩ, 1/2W, 5% 저항 10kΩ, 1/2W, 5% 저항 20kΩ, 1/2W, 5% 커패시터 10nF, ceramic disk BJT ... 와 같이 Vin을 PSpice의 DC Sweep 기능을 통해 출력 파형을 관찰하였다. 설계에 맞게 VTH =2.5 V인 것을 관찰하였다. ... 2N3904(NPN) IC UA741 Op amp 3개 1개 1개 3개 1개 1개 2개 사용장비 및 소프트웨어 (PSpice Lite ver. / MATLAB) 오실로스코프 (Oscilloscope
    리포트 | 14페이지 | 1,000원 | 등록일 2024.02.17
  • 한글파일 [A+][중앙대학교 전자회로설계실습] 실습6 Common Emitter Amplifier 설계 예비보고서
    72.3~-100 [V/V] (2) PSPICE G _{V} : 있다. ... 회로와 같이 emitter저항을 사용한 Common Emitter Amplifier에서 R_sig= 50 Ω, R _{L}= 5 kΩ, V_CC= 12 V인 경우, beta=100인 BJT를 ... 따르면 collector 바이어스 전압 V_C는 collector와 emitter 사이의 전압 V _{CE}와 emitter 바이어스 전압 V _{E}가 같은 값을 갖도록 하면 BJT
    리포트 | 8페이지 | 1,000원 | 등록일 2022.04.15 | 수정일 2022.04.20
  • 한글파일 전자회로설계실습 6 예비보고서 Common Emitter Amlifier 설계
    목적 Rsig = 50 Ω, RL = 5 kΩ, VCC = 12 V인 경우, β=100인 NPN BJT를 사용하여 Rin이 kΩ단위이고 amplifier gain(υo/υin)이 ? ... 모든 node의 전압과 branch의 전류가 나타난 회로도와 이때의 출력파형을 PSPICE로 Simulation하여 제출하라. ... 위 회로와 같이 emitter저항을 사용한 Common Emitter Amplifier에서 Rsig = 50 Ω, RL = 5 kΩ, VCC = 12 V인 경우, β = 100인 BJT
    리포트 | 6페이지 | 1,000원 | 등록일 2022.03.29 | 수정일 2022.03.31
  • 한글파일 현대위아 합격자소서 2020하반기
    전압과 전류 파형 등을 측정하며 이론을 적용해보았으며 어떤 특성을 가진 회로를 구성하기 위해 pspice툴을 사용하여 회로를 설계 시뮬레이션 해보았습니다. ... 또한 ‘반도체 공학’ 수업을 통해 pn접합 다이오드, bjt, 그리고 mosfet 의 전자와 정공의 움직임부터 에너지밴드형성과 전기적 특성을 이해하였습니다. ... Matlab과 Pspice 같은 시뮬레이션 툴을 이용하여 시스템 설계에 대한 지식을 쌓았습니다. 이러한 경험을 통해 최고수준의 엔지니어 분들과 함께 전장부품을 개발하고 싶습니다.
    자기소개서 | 6페이지 | 5,000원 | 등록일 2021.05.01 | 수정일 2021.05.19
  • 파일확장자 BJT 기본특성 예비 레포트
    리포트 | 4페이지 | 1,500원 | 등록일 2021.09.29 | 수정일 2021.09.30
  • 워드파일 LG전자 VS사업본부 연구개발 HW 최종 합격 자기소개서(자소서)
    교내 전자회로 강의를 통해 BJT, MOSFET등의 소자를 활용한 회로에 대해 학습하며 회로에 흥미를 가지게 되었습니다. ... PSPICE를 통해 회로 schematic을 진행하며 먼저 전자회로, 집적회로설계 전공 책을 살펴보며 CMOS DC transfer 특성을 측정해 MOSFET의 p:n 비율을 3:1로
    자기소개서 | 5페이지 | 3,000원 | 등록일 2023.02.13 | 수정일 2023.02.16
  • 워드파일 [A+] 중앙대학교 전자회로 설계실습 시험 대비 자료 / 족보 , 01,02,03,04,05,06,07,08,09,10
    (B) 단계 3.2(a)에서 그린 PSpice schematic에서 입력저항을 10kΩ으로 변경한다. ... (E) 이론부의 rule of thumb in Design을 적용하여 VE를 구하고 VB와 RE를 구하라. rule of thumb in Design => =이면, BJT가 active ... (A) 센서의 Thevenin 등가회로를 구하는 과정을 기술하고 센서의 Thevenin 등가회로를 PSPICE로 그려서 제출한다. 연립해서 저항 전압 구하기.
    시험자료 | 20페이지 | 2,000원 | 등록일 2024.03.13 | 수정일 2024.03.20
  • 한글파일 Common Emitter Amplifier 설계 예비보고서
    목적 Rsig = 50 Ω, RL = 5 kΩ, VCC = 12 V인 경우, β=100인 NPN BJT를 사용하여 Rin이 kΩ단위이고 amplifier gain(υo/υin)이 ? ... 위 회로와 같이 emitter저항을 사용한 Common Emitter Amplifier에서 Rsig = 50 Ω, RL = 5 kΩ, VCC = 12 V인 경우, β=100인 BJT를 ... 모든 node의 전압과 branch의 전류가 나타난 회로도와 이때의 출력파형을 PSPICE로 Simulation하여 제출하라. 출력전압의 최대값(? m ax ), 최소값(??
    리포트 | 8페이지 | 1,000원 | 등록일 2021.06.18
  • 한글파일 트랜지스터 특성 실험
    PSpice를 이용하여 클램퍼 회로의 시간 영역(과도) 해석을 수행한다. ... PSpice를 이용하여 다이오드를 포함하는 회로의 바이어스 점(Bias Point) 해석을 수행한다. ... 트랜지스터는 쌍극성 접합 트랜지스터와 전계 효과 트랜지스터로 구분되는데 여기 실험에서는 쌍극성 접합 트랜지스터(BJT)를 다룬다. BJT는 다시 NPN과 PNP로 나뉘어진다.
    리포트 | 11페이지 | 4,000원 | 등록일 2021.10.12
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업