기초전자회로설계및실험1 8주차 예비 보고서 (중첩 원리) 학번 성명 1. 실험내용 (1) 같은 방향의 전원을 포함하는 회로를 구성하고 중첩 원리가 성립함을 설명하여라. (2) 서로 다른 방향의 전원을 포함하는 회로를 구성하고 중첩 원리가 성립함을 설명하여라. 2. 실험..
피스파이스 측정 결과와 실제 실험에서 측정한 결과 사다리꼴 모양의 파형이 출력되어 슬루현상을 확인할 수 있었다. 공통모드 제거비란? ... 실험 2에서는 공통모드 제거비의 결정을 위한 실험이였는데 피스파이스와 실제 측정 결과에 따라서 인가해준 전압 부를 출력한 과정에서 막아버려서 출력값이 매우 작게 측정되게 만들었다.
결과보고서 전자회로설계및실험1 실험일: 2015 년 4 월 13 일 실험 제목: 9장 BJT의 고정 및 전압 분배 바이어스 요약문 트랜지스터의 β값을 결정하고 고정바이어스, 전압 분배바이어스 특성을 알아보기 위한 실험입니다. 각각 다른 트랜지스터로 회로를 구성한 뒤 β..
설계 측정 분석 및 피스파이스 시뮬레이션 비교 : 실험실에서 다음과 같은 Wien bridge circuit을 구성하였다. Case 1. ... 피스파이스에서 시뮬레이션을 돌려 보았을 때 주파수는 약 501.2 Hz를 측정할 수 있었다. 약 60Hz 정도의 차이를 보인다. ... 측정식에 값을 대입해본 결과 C _{x} `=`0.047 mu F 의 값으로 추정할 수 있다 피스파이스에서 시뮬레이션을 돌려 보았을 때 주파수는 약 2.238 kHz를 측정할 수 있었다
강 의 명 전자회로실험 강 의 번 호 실 험 제 목 2. BJT DC 특성 실 험 조 학 번 성 명 예 비 보 고 서 가. 실험목적 BJT(Bipolar Junction Transistor)의 DC 특성인 beta _{F} -I _{C} ``, I _{C} -V _{C..
참고문헌 : 브레드보드와 PSPICE를 이용한 전자회로 실험(정원섭, 김훈, 차형우 공저) 피스파이스 결과 파형 피스파이스 파형 분석 피스파이스로 구성한 두 개의 회로는 Mosfet ... 두 개의 회로를 구성해서 Gate, Drain 전압과 Drain 전류, 입력단과 출력단의 전압을 측정한 것으로 피스파이스 결과 시뮬레이션을 보면 Gate와 Drain 전압을 측정한
Power Electronics Final Report #2 DC/DC Converters 3.0 Introduction We experimented PWM generator, down-converter and up-converter by using Pspice pr..
예비보고서 전자회로설계및실험1 실험일 : 2015 년 5 월 4 일 실험 제목: 11장 BJT 바이어스 회로 설계 실험에 관련된 이론 1. 이미터 바이어스 단일 혹은 2중 전원 공급기를 사용하여 구성될 수 있으며 전류 궤환 바이어스라고도 한다. 에미터 전류 IE는 로 ..
결과보고서 전자회로설계및실험1 실험일 : 2015 년 5 월 4 일 실험 제목: 11장 BJT 바이어스 회로 설계 요약문 R _{C}값을 계산하고 가변저항 R _{B}를 이용하여 최적의 값이랑 가까워질때의 값을 측정한 뒤 시스템의 상대적 안정도의 비율을 계산하여 그 비..
피스파이스, 이론의 경우 저항이 1kΩ 일때 차단주파수 9.722KHz ~ 26.169KHz이며 공진 주파수는 위의 저역 고역 통과 필터와 같이 15.849로 유사하다. ... 고역 필터의 경우 CH1의 첨두치가 1.10V이니 그에 따른 값 1.1*0.707을 가지기 위해서 0.777이라는 CH2에서 해당하는 값을 가져야 하는데 이론, 피스파이스의 경우 둘다
각 단자들의 전압을 바탕으로 BJT가 능동 영역에서 동작하는지 확인하시오. 1) 이론값 피스파이스로 다음과 같이 회로를 구성하고 저항을 측정해보니 41.5Ω에서 6V에 가장 근접한 ... 다르게 말하자면, 우리가 사용하는 소자의 beta 값과 피스파이스 실험의 beta 값이 다르기 때문에 오차가 생긴다. 세 번째, 도선내의 저항으로 인해 발생하였다. ... 6.1 active 5V 5.0 active 6V 4.1 active 7V 3.2 active 8V 2.6 active 9V 1.9 active 12V 0.5 active 먼저 피스파이스를
전자시스템 설계 결과보고서 2011 년 6월 24일 성명 : (인) 1. 설계 목적 4KHz의 주신호와 16KHz의 잡음신호를 생성하여 혼합한 후, 잡음신호를 제거하는 여파기 회로 를 설계함 2. 개발내용 - 6차 LPF 설계 안녕하세요, 교수님.. 전자공 공부 하다 ..
예비실험 1)회로에서, 피스파이스를 이용하여 소신호 이득을 구하라. 피스파이스의 transient 및 AC해석을 하여 두 방법의 결과를 비교하라. ... 또한 이론적으로 소신호 이득을 계산하고 피스파이스 시뮬레이션으로 구한 저주파 소신호 이득과 비교하시오. ... 측정값보다 약간 큰 것을 보고 피스파이스 설정값을 거꾸로 생각해보면 2.36=5000/(1/gm+2000), (1/gm+2000)=2118.644, 1/gm=118.644 gm=0.008428
반전 회로 그 다음으로는 반전 회로를 피스파이스 상에 구현해 보았다. ... 비반전 회로 첫번째 실험에서는 비반전 회로를 피스파이스 상에 구현해 보았다. ... 고찰 이번 실험은 피스파이스 상에 반전 회로와 비반전 회로를 각각 구성하고 신호의 증폭이 예상대로 이루어지는 지 확인해보는 실험이었다.
공통 이미터 증폭기 설계조건 공통 이미터 증폭기 직류 등가 해석 테브난 직류 등가 해석 교류 등가 해석 공통 이미터 피스파이스 결과 공통 이미터 전압증폭 결과 그래프 공통 이미터 전류증폭 ... 공통 베이스 증폭기 설계조건 공통 베이스 증폭기 직류 등가 해석 교류 등가 해석 공통 베이스 피스파이스 결과 공통 베이스 전압 증폭 결과 그래프 공통 베이스 전류 증폭 결과 그래프 ... 공통 콜렉터 증폭기 설계조건 공통 콜렉터 증폭기 직류 등가 해석 테브난 직류 등가 해석 교류 등가 해석 공통 콜렉터 피스파이스 결과 공통 콜렉터 전압 증폭 결과 그래프 공통 콜렉터