• 파일시티 이벤트
  • LF몰 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트
  • 통합검색(6,580)
  • 리포트(6,278)
  • 자기소개서(177)
  • 시험자료(102)
  • 논문(11)
  • 방송통신대(6)
  • 서식(4)
  • 이력서(2)

"증폭기 전자회로" 검색결과 121-140 / 6,580건

  • 워드파일 전자회로 실험 17장 공통 이미터 트랜지스터 증폭기레포트(A+)
    결과보고서 전자회로실험2 ... 공통 이미터 트랜지스터 증폭기 , 1. 공통 이미터 직류 바이어스 1) pspice 시뮬레이션 시뮬레이션을 돌리고 VB, VE, Vc, IE에 대하여 이론적으로 계산해 보았다. ... Av(계산값) = −RC / re = 3K Ω / 16 Ω = -187.5 위의 회로에서 V0를 측정하였다 먼전 pspice 시뮬레이션으로 측정한 결과이다.
    리포트 | 7페이지 | 1,000원 | 등록일 2022.12.29
  • 워드파일 전자회로실험 17장 공통 이미터 트랜지스터 증폭기 예비레포트
    실험 제목: 공통 이미터 트랜지스터 증폭기 (17장) 조: 이름: 학번: 실험에 관련된 이론 - 이론 개요 공통 이미터(common-emitter,CE) 트랜지스터 증폭기 회로는 널리 ... 참고문헌 [1] 전자회로실험 제 10판 (Robert L. ... 또한, 바이패스 커패시터는 스위칭 되는 경우 갑작스러운 전류를 제공하기도 한다. ※ Emitter Bypass Capacitor 바이패스 커패시터가 CE 증폭기에 달리는 경우 증폭기
    리포트 | 6페이지 | 1,000원 | 등록일 2021.01.11
  • 워드파일 전자회로실험 25장 공통 이미터 증폭기의 주파수 응답 레포트
    결과보고서 전자회로실험2 실험일 ... 공통 이미터 증폭기의 주파수 응답 실험내용 저주파 응답 계산 트랜지스터 특성 데이터 사용해 기록, 결선 커패시턴스의 기록 이전 실험에서 측정한 베타값으로 β 기록 회로에 대한 직류 ... re= 26 mV / IE = 26 mV / 1.5 mA = 15.29Ω 부하연결 상태에서 증폭기의 중간대역 이득 크기 계산 결합 커패시터에 의한 하위 차단 주파수, 바이패스 커패시터에
    리포트 | 9페이지 | 1,000원 | 등록일 2022.12.29
  • 파일확장자 전자회로설계 가산증폭기 & 능동필터에서 대역통과필터
    주파수의 크기가 2kHZ일 때 가장 출력전압이 높았고 입력전압은 동일한 상태에서 실험했으므로 증폭율이 가장 높게 계산되었다.2Vpp,100Hz일때 입력전압파형과 출력전압의 ... = 814mV 증폭율은 0.407 ... 파형Vout = 202mV 증폭율은 0.1022Vpp,500Hz일때 입력전압파형과 출력전압의 파형Vout = 1.07V 증폭율은 0.5352Vpp,1kHz일때 입력전압파형과 출력전압의
    리포트 | 9페이지 | 1,500원 | 등록일 2020.10.23 | 수정일 2021.04.15
  • 한글파일 전자회로 응용실험 17장 교류증폭기의 주파수 응답특성
    세 번째 RC 회로는 에미터 바이패스 캐패시터 C_{ 2}와 에미터에서 바라본 저항으로 구성되어 있다. 4) 고주파 증폭기 해석시 나타나는 2개의 RC 회로에 대한 입력 및 출력전압의 ... 첫 번째 RC회로는 입력 캐패시터 C _{ 1}과 증폭기의 입력저항으로 구성되어 있고, 두 번째 RC회로는 출력결합 캐패시터 C_{ 3}와 컬렉터에서 바라본 저항과 부하저항으로 구성되어있다 ... · 17장 교류증폭기의 주파수 응답특성 실험 1.
    리포트 | 3페이지 | 1,000원 | 등록일 2022.09.25 | 수정일 2024.04.28
  • 한글파일 서강대학교 기초전자회로실험 설계 레포트 전압 증폭기
    참고문헌 (회로도의 출처 명시) 서강대학교 기초전자공학 실험 6주차 설계 ppt ... 설계결과 (1) 전압 증폭기 설계 1) 설계 회로도 위 사진과 같이 회로를 설계하였다. 2) PSPICE simulation 결과 피스파이스로 위 회로도를 시뮬레이션 한 결과이다. ... 전압 증폭기 제작 2.
    리포트 | 5페이지 | 1,000원 | 등록일 2020.08.12 | 수정일 2020.08.26
  • 한글파일 울산대학교 전자실험(2)예비16 차동 증폭기 회로
    실험16 차동 증폭기 회로 학번 : 이름 : 1.실험목적 2개의 입력 신호들의 차이를 증폭시키는 bjt,jfet 차동 증폭기 회로에서 DC전압과 AC전압을 계산하고 측정하고 차동이득과 ... 차동증폭기는 일반적으로 커패시터를 사용하는 대신 공급 전원 + V_CC와 - V_EE를 동시에 사용하여 바이어스 전압을 만든다. 16-1은 한쪽 입력이 없는 차동증폭기 회로이며 등가회로로 ... 공통모드 이득을 계산해본다. 2.실험이론 차동 증폭기는 2개의 입력을 지원하는 회로로 입력신호의 차이를 증폭시킨다.
    리포트 | 3페이지 | 1,000원 | 등록일 2020.03.19
  • 한글파일 울산대학교 전자실험(2)예비21 전력 증폭기 회로
    실험21 전력 증폭기 회로 학번 : 이름 : 1. 실험목적 A급과 B급 전력 증폭기를 설계하여 입출력 전력을 측정해보고 효율을 확인해본다. 2. ... A급 증폭기는 부하선의 가운데가 동작점이 되는 회로로 최대효율이 25%로 가장 낮다. ... 출력전압이 2V일 때 B급 증폭기의 전력을 계산하라 (계산)P_i= 1.3w (계산)P_o=0.2w (계산)% eta =15.4% ②실제 회로를 구성하라.
    리포트 | 3페이지 | 1,000원 | 등록일 2020.03.19
  • 한글파일 전자회로실험 29장 - 선형연산증폭기 with PSPICE
    선형연산증폭기 1. 실험 방법 A. 반전 증폭기 ⅰ. ... 가산 증폭기 ⅰ. ... 비 반전 증폭기 ⅰ.
    리포트 | 9페이지 | 1,000원 | 등록일 2020.02.10 | 수정일 2020.02.18
  • 한글파일 전자회로설계실습 9 예비보고서 피드백 증폭기(Feedback Amplifier)
    전자회로 설계 실습 (12주차 예비보고서) 소속 전자전기공학부 담당교수 수업 시간 학번 성명 예비 보고서 설계실습 9. ... 피드백 증폭기(Feedback Amplifier) 실습날짜 교과목 번호 제출기한 작성자 제출날짜(메일) 1. 목적 피드백을 이용한 증폭기의 동작을 이해한다. ... 입력이 전압이고 출력도 전압인 Series-Shunt 구조의 피드백 증폭기와 입력이 전압이고 출력은 전류인 Series-Series 구조의 피드백 증폭기를 설계하고 실험한다. 2.
    리포트 | 7페이지 | 1,000원 | 등록일 2022.03.29 | 수정일 2022.03.31
  • 한글파일 전자회로실험 20장 - 공통 소스 증폭기 with PSPICE
    공통 소스 증폭기 V _{sig}에 10kHz, 50mV의 정현파 입력을 인가하여 V _{i}, V _{o}를 본 후 Gain을 구한 결과 다음과 같이 측정되었습니다. ... 위의 회로에서 R _{X} =1kΩ을 연결하여 V _{i}를 측정하였습니다. 아래는 SPICE 시뮬레이션 결과입니다.
    리포트 | 5페이지 | 1,000원 | 등록일 2020.02.10
  • 한글파일 [전자회로실험 결과보고서]증폭기의 주파수 특성(A+)
    전자회로실험 결과보고서 8장. 증폭기의 주파수 특성 8장. 증폭기의 주파수 특성 1. 사용 장비 및 부품 ? 직류 전원 공급 장치 (TESTLINK사 VS-220Q) ? ... 실험 방법 및 결과 2.1 베이스 접지 증폭 회로 2.1.1 실험 회로도 그림 2-1 이미터 접지 증폭 회로. 2.1.2 실험 방법 1) 그림 2-1의 회로를 구성하라. 2) 모든 ... 이는 잡음을 줄이고 Measure 기능을 사용하여 측정하면 조금 더 정확한 전압 이득을 구할 수 있을 것이다. 2.2 이미터 접지 증폭기의 주파수 특성 2.2.1 실험 회로도 실험
    리포트 | 12페이지 | 2,000원 | 등록일 2022.03.04
  • 한글파일 충북대 전자회로실험 실험 8 MOSFET 공통 소스 증폭기 결과
    전자 회로 실험 Ⅰ 결과 보고서 - 실험 8. MOSFET 공통 소스 증폭기 - 교수님 조 5 학과 전자공학부 학번 이름 제출일자 2021.5.14 1. ... 실험 결과 1.1 공통 소스 증폭기 (1) 과 같이 R _{S} =0인 공통 소스 증폭기 회로를 구성하고, 드레인 바이어스 전압( V _{D})이 6V가 되도록 R _{G2}를 조절하고 ... (1) 와 같이 축퇴된 공통 소스 증폭기 회로를 구성하고, 드레인 바이어스 전압( V _{D})이 6V가 되도록 R _{G2}를 조절하고 I _{D}를 계산하시오.
    리포트 | 10페이지 | 2,000원 | 등록일 2022.03.03 | 수정일 2022.03.07
  • 한글파일 [전자회로실험 예비보고서]증폭기의 주파수 특성(A+)
    전자회로실험 예비보고서 8장. 증폭기의 주파수 특성 실험 8. 증폭기의 주파수 특성 1. ... 그림 5-1 전류를 나타낸 이미터 접지 증폭기 회로. ... 이미터 접지 증폭기. 그림 8-1의 회로에서 단자 A와 B의 직류값이 0이 아니므로 입력원과 부하를 연결하려면 커패시터를 이용하여 결합시켜야 한다.
    리포트 | 13페이지 | 2,000원 | 등록일 2022.03.04
  • 한글파일 충북대 전자회로실험 실험 8 MOSFET 공통 소스 증폭기 예비
    전자 회로 실험 Ⅰ 예비 보고서 - 실험 8. MOSFET 공통 소스 증폭기 - 교수님 조 5 학과 전자공학부 학번 이름 제출일자 2021.5.6 1. ... 인가된 공통 소스 증폭기의 소신호 등가회로이다. ... 이론 2.1 DC 바이어스 (a) 공통 소스(CS) 증폭기 (b) 전류-전압 전달 특성 (c) 입력-출력 전달 특성 은 공통 소스(CS: Common Source) 증폭기 회로
    리포트 | 15페이지 | 2,000원 | 등록일 2022.03.03 | 수정일 2022.03.07
  • 한글파일 충북대 전자회로실험 실험 5 BJT 공통 이미터 증폭기 결과
    전자 회로 실험 Ⅰ 결과 보고서 - 실험 5. BJT 공통 이미터 증폭기 - 교수님 조 5 학과 전자공학부 학번 이름 제출일자 2021.4.16 1. ... 실험 결과 1.1 축퇴 저항이 없는 공통 이미터 증폭기 (1) 과 같이 공통 이미터 증폭기 회로를 구성하고, 컬렉터 바이어스 전압()이 5V가 되도록 를 조절하고 를 계산하시오. = ... 이번에도 g _{m}의 이론값 계산을 하지 못하여 g _{m}으로 유도되는 이론값들의 계산에 큰 오차가 발생한 것 같다. beta 의 값만 봐도 전자회로 강의에서 대략 100~200
    리포트 | 11페이지 | 2,000원 | 등록일 2022.01.05 | 수정일 2022.01.14
  • 한글파일 충북대 전자회로실험 실험 5 BJT 공통 이미터 증폭기 예비
    전자 회로 실험 Ⅰ 예비 보고서 - 실험 5. BJT 공통 이미터 증폭기 - 교수님 조 5 학과 전자공학부 학번 이름 제출일자 2021.4.8 1. ... 예비 실험 3.1 공통 이미터 증폭기 (1) PSpice를 이용하여 과 같이 BJT(CA3046)를 이용한 DC 바이어스가 인가된 공통 이미터 증폭기 회로를 구성한다. (2) 입력 ... BJT가 활동 영역에서 동작하도록 적절한 DC 바이어스를 인가하면, 와 같이 소신호 등가회로를 그리고 증폭기의 특성을 해석할 수 있다.
    리포트 | 12페이지 | 2,000원 | 등록일 2022.01.05 | 수정일 2022.03.07
  • 한글파일 [전자회로실험] 12장 B급 푸시풀 전력 증폭기 레포트
    이번 학기 전자회로실 ... B급 푸시풀 전력증폭기 2017. 06. 13 학 과 : 정보통신공학과 과 목 : 전자회로실험 조 번호 : 학 번 : 성 명 : 담당교수: ? 목적 정보통신공학 6 1. ... B급 푸시풀 전력 증폭기 회로를 결선하고 입력과 출력 파형을 비교해본 결과 이론시간에 배운 대로 0V 부근에서 교차 왜곡이 발생하는 것을 확인할 수 있었다.
    리포트 | 10페이지 | 1,500원 | 등록일 2019.10.19 | 수정일 2019.10.21
  • 한글파일 울산대학교 전자실험(2)결과16 차동 증폭기 회로
    먼저 부품측정 후 차동 증폭기 회로를 만들어 직류바이어스를 측정한다. ... 마지막으로 JFET 차동 증폭기 회로를 만들어 동일하게 진행하였다. CMOS 차동 증폭기는 전력소모가 낮아 전지를 전원으로 사용할 때 작업한다. ... _{vd} 2.45V 1.27V 1.86V 1.86 - A_Vd파형 입출력 - A_Vc 파형 입력 출력 2.결과 및 고찰 이번 실험은 차동증폭기 회로의 직류동작과 교류증폭을 알아보는
    리포트 | 3페이지 | 1,000원 | 등록일 2019.10.18
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업