[디지털회로실험]멀티플렉서
- 최초 등록일
- 2008.09.20
- 최종 저작일
- 2007.06
- 5페이지/ 한컴오피스
- 가격 1,500원
소개글
[디지털회로실험]멀티플렉서
목차
1.실험 제목
2.관련 이론
멀티플렉서(multiplexer)
MUX를 사용한 AND 게이트와 OR 게이트
MUX를 사용한 반가산기와 전가산기
본문내용
1.실험 제목
: 다중화기(multiplexer) 및 역다중화기 (demultiplexer)
2.관련 이론
멀티플렉서(multiplexer)
멀티플렉서(multiplexer)는 복수개의 입력선 중에서 필요한 하나의 2진 정보를 선택해서 그 정보를 출력선으로 보내는 조합회로이다. 한 무리의 선택선이 특저한 입력선을 선택하도록 제어하게 된다. 일반적으로 개의 입력선과 n개의 선택선으로 구성된다. 이때 비트 조합으로 어떤 입력을 선택할지 결정하게 된다.
진리표에서 입력 s1, s0는 선택신호로, s1s0=00일 경우 입력 I0의 값이 출력 Y로 나가며, s1s0=01일 경우에는 입력 I1의 값이, s1s0=10일 경우에는 입력 I2의 값이, s1s0=11일 경우에는 입력 I3의 값이 출력 Y로 나가게 됨을 나타낸다.
MUX의 진리표
MUX (4대1 MUX)
MUX를 사용한 AND 게이트와 OR 게이트
선택선 및 를 논리함수의 입력으로 사용할 때, MUX의 출력이 AND 게이트처럼 동작하도록 , , , 그리고 을 1 또는 0으로 적절히 세팅할 수 있다. 예를 들어 AND 게이트와 OR 게이트처럼 동작하는 진리표를 나타내었다.
AND 게이트의 진리표
[AND 게이트 구현] [OR 게이트 구현]Boole 함수의 구현
멀티플렉서의 논리도표를 조사해 보면, 원래 회로내의 OR게이트를 포함하는 디코더임을 알 수 있다. 함수의 최소항은 선택입력에 연결된 회로를 통하여 멀티플렉서에서 생성된다. 각각의 최소항은 데이트 입력으로 선택된다. 다시 말해 이것은 n개의 선택입력과 개의 데이터 입력들(각 최소항에 하나씩)을 갖는 멀티플렉서를 이용하여 n개의 변수에 대한 Boole함수를 구현하는 방법을 제시한다.
MUX를 사용한 반가산기와 전가산기
74153 칩 하나에는 MUX 2개가 있다. 이때 선택선 및 는 동시에 2개의 MUX를 함께 제어한다. 따라서 74153 칩 하나로 반가산기를 구현할 수 있다. 이를 그림 5와 표 4에 나타내었다.
참고 자료
없음