[전자공학] 디지털시계 텀 제안서
- 최초 등록일
- 2004.12.17
- 최종 저작일
- 2004.12
- 15페이지/ 한컴오피스
- 가격 1,000원
소개글
디지털 시계에 관한 텀 제안서 입니다.
많은 이용 바랍니다.
목차
1. 목표
2. 동작이론
3. Pspice 전체회로도
4. 사용소자 Datasheet
본문내용
(3) 시계 및 시조정 회로 설계
디지털 시계의 가장 기본이 되는 부분이다. 앞에서 설계한 카운터를 이용하여 시 계를 설계하며 시간을 조정할수 있는 시조정회로를 설계하여야 한다.
키트에 세크먼트가 8개가 있으므로 시간을 표현하는 시, 분, 초 각 자리수 단위까지 생각한다면 6개의 세그먼트를 이용하면 시간을 표현할수가 있다. 각 세그먼트에 카운터를 연결하여 시계를 동작하게 되며 세그먼트와 카운터 사이에도 디지털 시 계에 필요한 회로가 있는데 그것은 뒷부분에 설명하도록 하며 이 장에서는 카운터를 이용한 시계동작과 시간 조정에 대해서만 알아본다
이 회로에서 쓰이는 소자로는 JK F/F과 3× 8 DECODER, NAND GATE, MOD-6을 사용한다.
먼저 시간을 맞출수 있도록 하는 시조정 회로를 살펴보도록 하자.
시조정 회로는 세개의 입력단자(MODE, INC, POSITION)으로 제어를 하게된다.
먼저 MODE입력단자의 기능부터 살펴보자. 시간을 조정할려면 일단 시계를 멈춰야만 한다. 그러기위해서는 분주기에서 나오는 클럭에 LOW입력을 넣으면 되는데 자세한 회로설명은 시계회로에서 자세히 설명하기로 하고 일단 MODE에서 LOW/HIGH 두개의 출력값을 조정하여 시계를 멈추며 동작하게 하는 기능을 하게 설계하면 된다.
그러기 위해서는 JK F/F을 사용하여 출력값 반전을 이용하여 조절하게 된다.
참고 자료
없음