[논리회로실험] 실험7. Shift Register 예비보고서
- 최초 등록일
- 2023.05.27
- 최종 저작일
- 2021.04
- 7페이지/ 한컴오피스
- 가격 1,500원
* 본 문서(hwp)가 작성된 한글 프로그램 버전보다 낮은 한글 프로그램에서 열람할 경우 문서가 올바르게 표시되지 않을 수 있습니다.
이 경우에는 최신패치가 되어 있는 2010 이상 버전이나 한글뷰어에서 확인해 주시기 바랍니다.
소개글
21-1 직접 작성한 A+ 만점 보고서입니다. 결선도 포함되어있습니다.
목차
1. 실험목적
2. 실험이론
1) Shift Register와 n비트 레지스터
2) 직렬 – 병렬 정보 변환기
3) 병렬 – 직렬 정보 변환기
3. 실험부품
1) 74HC00
2) 74HC76
3) 7496
4. 실험과정 및 예상 결과
1) 실험 1 : 6bit Shift Right Register
2) 실험 2 : 5bit Shift Right Register
3) 실험 3 : Shift Right Circulating shift Register
5. 회로 결선도
본문내용
1. 실험목적
1) 실험에 사용하는 7476, 7496 IC의 특성 파악한다.
2) 시프트 레지스터의 동작 원리와 특성을 이해한다.
2. 실험이론
1) Shift Register와 n비트 레지스터
- 시프트 레지스터는 일련의 연결된 플립플롭으로써 잠정적 데이터 저장 능력을 갖추도록 하여 클럭 펄스가 들어올 때마다 저장된 데이터가 좌우로 이동
- n개의 플립플롭을 연결하여 n비트 레지스터를 구현
- 클럭 신호에 따라 플립플롭의 데이터가 이동
- 공통의 클럭을 입력하여 다음 상태로의 이동을 제어함
- 4개의 JK 플립플롭을 동시에 상승 펄스로 레지스터에 저장
- Clear 신호는 클럭 신호가 enable 되기 전에 모든 레지스터를 0 상태로 만드는데 사용
- 회로입력 1101이 클록 펄스에 들어가면 FF1~FF4는 0000, 1000, 0100, 1010, 1101과 같이 변화함
- 이동에 따라 시간이 지연되기 때문에 지연 회로로도 사용됨
2) 직렬 – 병렬 정보 변환기
직렬 형태의 정보는 한 번에 한 비트씩 하단 레지스터에 입력으로 전달되고 한 비트씩 전송된 정보가 모두 전송되어서 레지스터에 저장된 후 각 stage에 있는 정보를 병렬 형태로 동시에 읽을 수 있다.
3) 병렬 – 직렬 정보 변환기
정보가 병렬 형태로 모든 stage에 입력되고 마지막 stage로 정보를 한 비트씩 이동시켜 직렬로 읽을 수 있다.
3. 실험부품
- 5V 전압원 : Power supply
- IC : 74HC00, 74HC76, 7496
- LED, Resistor
참고 자료
없음