부산대학교 응용전기전자실험1 4장 예비보고서
- 최초 등록일
- 2022.11.13
- 최종 저작일
- 2022.03
- 11페이지/ 어도비 PDF
- 가격 1,500원
목차
1. A/D, D/A 변환기에 대해 설명하시오.
2. 래더형 D/A 변환기를 수식을 활용하여 증명하시오.
3. 전압 가산형 D/A 변환기를 수식을 활용하여 증명하시오.
4. 전압가산형 D/A 변환기 실험(4.4.1)의 (1)을 Pspice를 이용하여 진행한 후, 표를 기입하시오.
5. 7490 카운터 소자에 대해서 조사하고 동작원리를 간단히 설명하시오
6. 전압가산형 D/A 변환기 실험(4.4.1)의 (2)를 Pspice를 이용하여 진행한 후, 출력 파형을 관찰하여 전압과 주기를 측정하고 회로의 동작에 대해 설명하시오.
본문내용
1. A/D, D/A 변환기에 대해 설명하시오.
-A/D 변환기
아날로그 신호를 디지털 신호로 변환시키는 소자이다.
-D/A 변환기
0과 1로 구성된 디지털 신호를 아날로그 신호로 변환시키는 소자이다.
위 그림은 D/A 변환기와 A/D 변환기의 기본 구성을 나타내고 있다.
(a)에서 2진 정보인 “1”과 “0”의 상태의 디지털 값은 D/A 변환기 회로를 이용하여 아날로그 전압 값으로 변환된다. 이때 D/A 변환기는 2진 정보의 최하위비트(LSB:)부터 최상위비트(MSB:)까지 아날로그 전압 값을 출력하게 되며 MSB의 비트값이 클수록 고정도 분해능의 아날로그 값을 얻을 수 있다.
(b)에서 입력된 아날로그 전압 V1은 A/D 변환기를 통하여 “0”과 “1”의 디지털 값으로 변환되며 이때 디지털 값의 출력은 부터 의 값이 된다.
2. 래더형 D/A 변환기를 수식을 활용하여 증명하시오.
위 그림은 래더형 D/A 변환기의 기본 구성을 나타낸 것으로 R과 2R의 래더형 저항 회로와 연산증폭기를 이용한 비반전회로로 구성된다.
-입력이 모두 0인 경우-
모든 저항에 흐르는 전류가 없으므로 Vout = 0
5. 7490 카운터 소자에 대해서 조사하고 동작원리를 간단히 설명하시오.
카운터는 수를 세는 데 사용되는 하드웨어 디지털 회로 또는 컴퓨터 프로그램이다. 7490 카운터는 입력으로 클럭 발생기나 발진회로의 클럭을 받아 각각의 진수 카운터를 출력하는 소자이다.
위 그림과 같이 74ls90은 내부적으로 2진카운터, 5진카운터 회로로 나뉘어 있다. 가장 왼쪽 jk flip flop 하나가 2진 카운터, 오른쪽 세 개의 flip flop이 5진 카운터 이다.이때 2진 카운터의 출력을 5진 카운터의 clock에 입력하면 결과적으로 10진 카운터로 작동 하게 된다.
6. 전압가산형 D/A 변환기 실험(4.4.1)의 (2)를 Pspice를 이용하여 진행한 후, 출력 파형을 관찰하여 전압과 주기를 측정하고 회로의 동작에 대해 설명하시오.
참고 자료
없음