[중앙대전자회로설계실습]_A+_예비보고서11_Push-Pull Amplifier 설계
- 최초 등록일
- 2022.03.07
- 최종 저작일
- 2021.04
- 8페이지/ 어도비 PDF
- 가격 1,000원
* 본 문서는 PDF문서형식으로 복사 및 편집이 불가합니다.
목차
1. 목적
2. 준비물 및 유의사항
3. 설계실습 계획서
본문내용
1. 목적
RL = 10 Ω, Rbias = 1 kΩ, VCC = 12 V인 경우, Push-Pul 증폭기의 동작을 이해 하고 Dead zone과 Crossover distortion 현상을 파악하며 이를 제거하는 방법에 대 해서 실험한다.
2. 준비물 및 유의사항
Function Generator : 1대
Oscilloscope(2chanel) : 1대
DC Power Supply(2channel) : 2대
DMM : 1대
NPN Transistor 2N3904 (Fairchild): 1개
PNP Transistor 2N3906 (Fairchild): 1개
Resistor 저항 1 kΩ : 1개
Resistor 저항 10 Ω : 1개
UA741cp opamp : 1개
3. 설계실습 계획서
3.1 Classic Push-Pull Amplifier 특성
* 모든 계산결과는 반올림하여 유효숫자 세 자리까지만 사용한다.
위 왼쪽 회로와 같이 설계한 Push-Pul Amplifier에서 RL = 10 Ω, VCC = 12V로 하여, Dead zone과 Crossover distortion을 확인하려고 한다.
(A) 그림 1(a)회로를 simulation하기 위한 PSpice schematic을 그리되, BJT를 제외 하고 부하저항을 100Ω으로 놓고, Simulation Profile에서 Analysis type을 DC Sweep으로 설정하고서 DC 전압원의 값을 –12 V에서 +12 V까지 0.001 V의 증분으 로 증가시킴에 따라 부하저항 양단의 출력전압이 어떻게 변하는지를 보여주는 입출력 transfer characteristic curve를 확인하라.
그래프를 보면 알 수 있듯이, 입력 전압에 따라 출력 전압이 증가하다가 0이 되고, 다시 출력전압이 증가한다.
참고 자료
없음