논리회로실험 결과 7
- 최초 등록일
- 2016.09.24
- 최종 저작일
- 2016.05
- 12페이지/ 한컴오피스
- 가격 2,000원
* 본 문서는 한글 2005 이상 버전에서 작성된 문서입니다.
한글 2002 이하 프로그램에서는 열어볼 수 없으니, 한글 뷰어프로그램(한글 2005 이상)을 설치하신 후 확인해주시기 바랍니다.
목차
1. 실험 결과
2. 실험 고찰
참고문헌
본문내용
1. 실험 결과
이번 실험은 플립플롭의 실용적 예인 시프트 레지스터(Shift Register)를 실험했다. 시프트 레지스터는 잠정적인 데이터 저장 능력을 갖추도록 클럭 펄스가 인가될 때마다 저장된 데이터가 좌우로 이동한다. 시프트 레지스터의 내부는 F/F으로 구성돼 있다. 실험을 진행하면서 초기에 입력한 데이터가 이동했으며, 파형 발생기를 이용해 실제 클럭을 인가해줌으로써 정확한 실험 결과를 얻을 수 있었으며 실험6에서 클럭에 의해 불완전했던 실험을 보완하며 이해할 수 있었다.
① J-K F/F을 이용한 6bit 시프트 레지스터
가장 기본적인 n bit 시프트 레지스터는 내부에 J-K or S-R F/F n개가 이용된다. 지난 실험에서 이용했던 J-K F/F(74HC76)을 이용했으며 6bit 시프트 레지스터를 구현하기 위해 6개의 F/F이 필요하여 3개의 74HC76을 이용하였다. 이에 대한 회로도와 예상 결선도는 아래와 같으며 실제 실험에서 둘은 동일하게 결선되었다.
참고 자료
Digital Design, John F. Warkerly, Pearson, 2008년
http://www.uniwise.co.kr/uniwiseWeb/file/lecture_upload/R201500353/dejjh_24.pdf
http://acms.ajou.ac.kr/contents/logical_circuit/7W1/default.htm