• 파일시티 이벤트
  • LF몰 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

아주대학교 아날로그 ic 설계1

kadio
개인인증판매자스토어
최초 등록일
2014.11.30
최종 저작일
2014.10
7페이지/한글파일 한컴오피스
가격 8,000원 할인쿠폰받기
다운로드
장바구니

목차

1) Design Problem
A. 주어진 Parameters 사양을 만족하고, 저주파 전압이득이 20 이상이 되도록 증폭단을 설계하시오.
B. Output-referred noise voltage와 Input-refered noise voltage를 계산하시오.

2) Spice Problem
A. 설계한 회로 상의 전압과 전류 DC bias level을 통해, 트랜지스터가 saturation 영역에 서 동작하는지 확인하고, 전류 소모조건을 만족하는지 확인하시오 (DC simulation).
B. 입출력 파형을 plot 하고, 값을 구하시오. (Transient simulation).
C. 시뮬레이션 결과를 통해 전압 이득을 계산하시오.
D. 주파수 응답 특성을 plot 하고, 전압 이득을 구하시오. (AC simulation) (dB scale)
E. 시뮬레이션을 통해 Output-referred noise voltage와 Iuput-refered noise voltage를 구하고, 계산 값과 비교하시오.

본문내용

본문참조

참고 자료

없음
kadio
판매자 유형Bronze개인인증

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

최근 본 자료더보기
탑툰 이벤트
아주대학교 아날로그 ic 설계1
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업