디지털실험 5 예비 실험 5. Multiplexer 가산 감산
- 최초 등록일
- 2014.09.30
- 최종 저작일
- 2013.09
- 7페이지/ 한컴오피스
- 가격 1,000원
목차
1. 실험 목적
2. 이론
3. 예비보고서 문제
1) 먹스 SN74151을 이용하여 전감산기를 설계하라.
2) 그림 <5-6>과 같이 동작하는 Demultiplexer를 설계하라
3) Decoder와 Demultiplexer회로를 비교, 설명하라.디코더
4) Enable 단자가 있는 2x4 디코더를 1x4 디멀티플렉서로 변환시켜라
4. 실험 방법
1) .<그림 5-2>와 같이 회로를 연결하고 진리표를 작성하라.
2) <그림 5-3>과 같이 회로를 연결하고 진리표를 작성하라.(핀 1, 15는 접지에 연결)
3) <그림 5-4>을 연결하고 진리치표를 작성하라.(핀 1, 15는 접지)
4) SN74151을 2개 이용하여 전가산기 설계
본문내용
실험 목적
1. 전가산기 구성을 위해 2개의 4입력 Multiplexer 사용을 익힌다.
2. 2개의 4입력 Multiplexer를 감산기로 사용하는 것을 익힌다.
이론
멀티플렉서(Multiplexer, MUX)
멀티플렉서, 줄여서 먹스는 N개의 입력 데이터에서 1개의 입력만을 선택하는 소자이다. (Demultiplexer는 이와 반대동작을 한다.) 먹스는 2^n개의 데이터 입력과 n개의 제어입력 그리고 1개의 출력으로 구성된다. 이번 실험에서는 Enable신호인 스토로브신호(strobe input)이 있다.
4to1먹스의 회로이다. 회로를 보면 AND게이트를 통과한 결과는 각 항 AND 각 항에 맞는 최소항 이다.(스토로브 신호 S가 0일 때) 이 결과를 보면 디코더와 유사하다.
먹스는 데이터통신 시스템에서 특정의 데이터를 선정하기 위하여 사용할 수도 있고 다수의 RAM(Random Access Memory)이나 ROM(Read Only Memory)을 이용하여 논리회로의 합성도 가능하다.
먹스를 이용한 논리회로
Y=A⊕B의 논리식을 위의 회로로 구성한다고 할 때, D0,D3=0, D1,D3=1을 주면 원하는 논리를 구현할 수 있다. 이것은 디코더를 이용했던 이전 실험과는 또 다른 느낌이다.
<중 략>
3. Decoder와 Demultiplexer회로를 비교, 설명하라.
디코더는 다중 입력을 다중 출력으로 변환하는 논리회로이고, 디멀티플렉서는 하나의 입력과 제어입력으로 다중 출력 중 하나의 회선에 출력하는 데이터 선택기이다. 그러나 결국 제어입력을 디코더의 입력과 같다고 생각하면 거의 비슷하고 출력의 결과식 또한 비슷하다. 차이가 있다면 디멀티플렉에는 입력데이터 D가 있는 정도.
참고 자료
없음