• LF몰 이벤트
  • 캠퍼스북
  • 파일시티 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

Verilog를 이용한 디지털 도어락 설계(Digital doorlock)

*영*
개인인증판매자스토어
최초 등록일
2010.07.15
최종 저작일
2000.09
21페이지/한글파일 한컴오피스
가격 2,000원 할인쿠폰받기
다운로드
장바구니

소개글

Verilog를 이용한 디지털 도어락 설계(Digital doorlock)

목차

입∙출력 포트
Block Diagram
보드 사진
Verilog 코드

본문내용

입∙출력 포트
입력(Input)
clk : 비밀번호 입력과 auto-lock 기능에 영향을 미침
rst : 초기 상태로 돌아감
lock_key : 문을 잠금
master_key : 마스터 모드로 들어간다. 비밀번호를 바꿀 수 있음
auto_lock : 자동 문잠금 기능으로 50MHz로 클록펄스를 받아 open 5초 후 문 잠김
pass_plus :
key_num : 비밀번호를 입력 함

출력(Output)
seg-0 : 가장 왼쪽 7세그먼트
seg-1 : 가운데 7세그먼트
seg-2 : 가장 오른쪽 7세그먼트
led num : 토글 스위치 입력 받을 때 켜짐
test_green_led : 토글 스위치를 하나 받을 때마다 하나씩, 총 네 개로 구성


Block Diagram

Verilog 코드
module doorlock3(clk, rst, start_stop_key, lock_key, master_key, auto_lock_key,
key_num, seg_0, seg_1, seg_2, led_num, test_green_led, pass_plus_key);

//입출력 핀 설정
input clk, rst;
input start_stop_key;
input lock_key;
input master_key;
input auto_lock_key;
input pass_plus_key;
input [9:0] key_num;

output [6:0] seg_0; //열림 신호 세그먼트
output [6:0] seg_1;
output [6:0] seg_2;
output [9:0] led_num;
output [4:0] test_green_led;

reg [6:0] seg_0; //열림 신호 세그먼트
reg [6:0] seg_1;
reg [6:0] seg_2;
reg [9:0] led_num;
reg [4:0] test_green_led;
reg [2:0] pass_input_cnt;
reg [27:0] key_wait;

참고 자료

없음

자료후기(7)

7개 리뷰 평점
  • A+최고예요
    3
  • A좋아요
    0
  • B괜찮아요
    4
  • C아쉬워요
    0
  • D별로예요
    0
*영*
판매자 유형Bronze개인인증

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

이런 노하우도 있어요!더보기

최근 본 자료더보기
탑툰 이벤트
Verilog를 이용한 디지털 도어락 설계(Digital doorlock) 무료자료보기
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업