Title : Design of a 500MHz Voltage Controlled Oscillator◈ 결론 및 고찰아날로그 집적 회로 두 번째 프로젝트를 수행하면서, 첫 번째 프로젝트 보다 어려움을 많이 느꼈습니다. 하지만 부족한 이론부분을 많은 시뮬레이션을 통해 극..
[1] DRC 에러 원인 및 해결 방법처음에 캡쳐 1과 같이 DRC 에러가 3개나 발생했습니다. 일단 위에 것부터 해결하려고 했습니다.Rule 2.5는 NACTIVE와 PACTIVE 사이의 공간에 여유가 없어 발생한 에러였습니다.그래서 NACTIVE와 PACTIVE 사..
< 목 차 > 1. 기준 Inverter 설계 1) 기준 Inverter 설정과정 2) 기준 Inverter schematic 3) Pre-layout simulation 4) 기준 Inverter layout 5) Post-layout simulation 2. Ful..
MyCAD 의 사용법을 익힌다. 3. MyCAD 를 이용하여 4비트 ALU를 설계하고 시뮬레이션 한다. ... 시뮬레이션은 MyCAD을 이용하여 수행한다. MyCAD의 사용법 숙지 후 올바른 전가산기의 동작을 하는 것을 확인한다. ... 예비문제 1) 본 실험책의 부록을 참고하여, MyCAD 사용을 익히고, 2x4 decoder 에 대한 회로도와 시뮬레이션 결과 및 심볼을 프린팅하시오. 2) 의 4비트 산술 연산회로의
처음에는 MyCAD 사용법이 익숙하지 않아서 헤맸지만 많은 연습 후 원하는 값에 가까운 결과를 얻었다. ... 실험 결과 (1) MyCAD를 이용하여 의 (a)와 같이 1비트 전가산기를 그리고 시뮬레이션을 한 다음 (b)와 같이 심볼화 하라. (2) 의 2X1 Multiplexer를 그리고
(3) MyCAD를 이용하여 4비트 ALU를 설계하고 시뮬레이션을 한다. ... 실험 준비물 MyCAD (라이브러리는 Spartan2 사용) 실험 (1) MyCAD를 이용하여 의 (a)와 같이 1비트 전가산기를 그리고 시뮬레이션을 한 다음 (b)와 같이 심볼화 ... 실험 12. 4-비트 산술논리회로 (예비보고서) 실험 목적 (1) ALU (Arithmetic Logic Unit)의 기능과 구조를 이해한다. (2) MyCAD의 사용법을 익힌다.
(단, MyCad의 ‘시그널 합치기...’를 이용한다. 입력 CLK의 주기는 40ns이다.) ... (단, MyCad의 ‘시그널 합치기...’를 이용하고, 입력 CLK의 주기는 60ns이다.) (5) JK 플립플롭을 이용한 동기식 감산 16진 카운터를 설계하고 각 지점의 파형을 도시하라