• 파일시티 이벤트
  • LF몰 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트
  • 통합검색(127)
  • 리포트(90)
  • 자기소개서(36)
  • 이력서(1)

"BJT공정설계" 검색결과 1-20 / 127건

  • 한글파일 BJT공정설계
    BJT소자에 대한 이해를 바탕으로 npn BJT 공정을 통해서 CB 및 CE mode output 특성을 확인한다. 2. ... 설계 목적 Process Simulator ATHENA와 Device Simulator ATLAS를 이용하여 BJT설계한다. ... 설계 배경 1)BJT(Bipolar Junction Transistor) 다수 캐리어와 소수캐리어가 공존하며 전자와 hole 이 함께 전류를 만들기 때문에 Bipolar 트랜지스터라고
    리포트 | 9페이지 | 4,000원 | 등록일 2009.08.12 | 수정일 2015.07.13
  • 한글파일 이종접합 트렌지스터 공정 설계(BJT(Bipolar Junction transistor) Process flow)
    2011학년도 집적회로 공정 설계 1. 설계된 IC의 종합도면을 그려라. 2. 소요되는 마스크들을 Layer 별로 분리하라. ... 각 영역별 공정 flow-chart - Base window patterning Device 공정상태 Device 공정상태 - Emitter window patterning Device ... 공정상태 Device 공정상태 - Base metal contact patterning - Emitter metal contact patterning Device 공정상태 Device
    리포트 | 13페이지 | 5,000원 | 등록일 2018.05.28
  • 한글파일 TCAD를 이용한 BJT 공정 설계 및 특성 개선
    이는 NPN BJT설계하기 위한 가장 첫 번째 단계로 Base, Emitter, Collector영역이 전체 범위에 가운데에 위치하게 할 것이므로 mesh를 x측 좌표로 4~16까지는 ... 동작하기 때문에 적당한 값의 두께를 찾아 Epitaxy layer를 적정한 값으로 설계해야 된다는 결과를 얻을 수 있다. 3. ... 요소 지정 - Substrate doping concentration, Base/Emitter/Collector 재질 * T-CAD설계 과정 및 결과 1.
    리포트 | 119페이지 | 2,500원 | 등록일 2012.10.30
  • 한글파일 [반도체공정설계] Silvaco사의 T-CAD를 이용한 BJT설계 (Bipolar Junction Transistor)
    BJT소자에 대한 이해를 바탕으로 npn BJT 공정을 통해서 CB 및 CE mode output 특성을 확인한다. 2. ... 28일 ○○○, ○○○, ○○○, ○○○ ○○대학교 전기전자공학부 반도체공정설계 목 차 Ⅰ. ... 설계 제한요건 - 결과 구조물에 대해 설계 결과(doping profile) - CB 및 CE mode에서 output 특성 제시 및 차이 - 수업시간에 진행한 공정으로 설계 - 그
    리포트 | 12페이지 | 1,000원 | 등록일 2010.06.12
  • 워드파일 중앙대 교양 반도체 이해하기 pbl 보고서
    반도체 회로 설계에 사용되는 PDK는 특정 반도체 제조 공정을 위한 설계 도구 및 자료 모음입니다. 1990년 이전에는 p아에 대한 개니다. ... MOSFET는 BJT에 비해 더 복잡한 제조 공정과 기술을 요구했고, 초기 MOSFET 디자인은 미세한 소자 및 절연 층을 필요로 하여 제어 및 생산이 더 어려웠습니다. ... MOSFET이 BJT 대비 그 구조가 먼저 고안되었음에도 불구하고 실제 제작된 시기는 BJT 대비 10년 이상 늦어진 이유가 무엇인지에 대해 조사해보세요.
    리포트 | 13페이지 | 2,500원 | 등록일 2024.03.22
  • 한글파일 전자재료물성 실험 및 설계2 하()()교수님 A+ 예비 및 결과레포트
    강의자료 (pn접합의 기생용량) - 반도체 공정 강의자료 (pn접합의 depletion region으로 인한 punch through) 전자재료물성 실험 및 설계 2 (하00 교수님 ... 전자재료물성 실험 및 설계 2 (하00 교수님) #2주차 예비: BJT의 전기적 특성 학과: 전자재료공학과 학번: 202000000 이름: 000 예비레포트 : BJT의 전기적 특성 ... eunkyovely.tistory.com/8 (pn접합과 bias로 인한 변화) - https://photogrammers.tistory.com/56 (diode의 특성) [PN접합에 의해 나타나는 현상] - 반도체 공정
    리포트 | 55페이지 | 3,000원 | 등록일 2023.12.21
  • 워드파일 서울시립대학교 전전설3 12주차 결과레포트(설계 성공적, A+, 코로나로 인한 시뮬레이션 실험, 하지만 이론 주석 깔끔)
    하나의 기판에서 다른 소자를 활용하지 않고 BJT나 MOSFET을 활용하여 이러한 설계를 활용해 설계의 크기와 공정시간을 단축시킬 수 있을 것이라 생각한다. 4. ... PSPICE로 회로를 설계하여 구현하시오. ... BJT equivalent-circuit model 측정 결과 , , 이다. 이제, 계산을 진행하자.
    리포트 | 8페이지 | 2,500원 | 등록일 2021.03.20 | 수정일 2021.03.24
  • 한글파일 반도체소재공정(Si IC/p-n diode/bipolar transistor/MESFET/MOSFET/FinFET/GAAFET)
    CookBook, 최신 VLSI 설계 [반도체 용어 사전] 핀펫(FinFET= Fin Field Effect Transistor) 공정 (sam상 ... 반도체 소재 공정 1. Si IC 2. p-n diode *Transistor(BJT와 FET) 3. bipolar transistor 4. MESFET 5. MOSFET 6. ... GAAFET 핀 트랜지스터는 여전히 첨단 반도체 공정에 사용되고 있지만 최근 4나노 이후의 공정에서는 더 이상 동작 전압을 줄일 수 없다는 한계가 발견되었다.
    리포트 | 11페이지 | 1,500원 | 등록일 2022.03.26
  • 워드파일 서강대학교 22년도 전자회로실험 5주차 결과레포트 (A+자료)
    그 외에도 측정장비에서 비롯된 오차들, 저항 또는 캐패시터의 공정상 오차, 트랜지스터 자체의 nonideal한 부분들 때문에 오차가 발생했을 것이다. ... 결과보고서는 측정결과 및 분석을 추가하고, 설계과제를 수행하여 결과를 작성한다. 회로 구성 사진 및 측정화면 사진은 실험 조원의 학생증 등 ID 가 보이도록 촬영함 1. ... BJT 특성, BJT 바이어스 회로, BJT 공통 에미터 증폭기 분반 금 조 15 학번 이름 시작 15:10 종료 17:00 실험시작/종료시간 기재(통계목적임) 예비보고서는 아래 각
    리포트 | 31페이지 | 1,000원 | 등록일 2024.03.24
  • 워드파일 BJT 다단증폭기의 설계 및 실험
    Biasing 된 BJT의 전압이득이 공정 혹은 다른 외부요인에 의한 오차로 변경되더라도, 일정한 전류를 유지하기 때문에, 전류변동으로 인한 DC Bias값이 변하지 않아 설계하기가 ... 아날로그 설계 및 실험 결과보고서 BJT 다단증폭기의 설계 및 실험 8장-BJT 다단증폭기의 설계 및 실험 결합 커패시터가 있는 2단 증폭기 [그림8.3]와 같이 2단 증폭기 회로를 ... 따라서 증폭률을 만족하는 설계임을 알 수 있습니다. 여기서 의 오차 값은 BJT Current mirror에 관한 오차로써, 동작에 큰 영향을 주지 않는 값입니다.
    리포트 | 14페이지 | 3,000원 | 등록일 2020.07.09
  • 한글파일 온세미컨덕터 AE직무 인턴 합격자소서
    그리고 BJT소자의 특성과 전류 전압 식에 관해서 배우면서 BJT의 소자의 경우 minority carrier device로 증폭 응용 상의 장점과, 스위칭 응용의 단점 부분에 대해서 ... 특히 EBD를 통한 학습을 통해, 전자와 hole의 이동에 따른 전류식을 도출하고 그에 따른 소자의 재료, 온도, 공정, 구조, 크기, bias 요소에 따라서 소자의 동작이 결정되는지 ... 그래서 그 후 Verilog의 기본 문법과 FSM의 설계를 스스로 공부해본 끝에, FPGA 보드와 Verilog를 이용한 cruise controller를 설계하였습니다.
    자기소개서 | 2페이지 | 3,000원 | 등록일 2024.02.12
  • 워드파일 서강대학교 22년도 전자회로실험 6주차 결과레포트 (A+자료)
    실험 목적 - BJT를 이용한 공통 베이스 증폭기의 동작을 확인해본다. - 증폭기의 입력과 출력 임피던스를 측정해본다. - BJT를 이용한 에미터 팔로워를 설계하고, 동작을 확인한다 ... 또한 실험에 사용된 트랜지스터 및 저항기의 공정상 오차 또한 결과에 영향을 미쳤을 것이다. ... BJT 공통 베이스 증폭기, BJT 에미터 팔로워 분반 금 조 학번 이름 시작 15:00 종료 16:30 실험시작/종료시간 기재(통계목적임) 예비보고서는 아래 각 문항 중 (예비)라고
    리포트 | 31페이지 | 1,000원 | 등록일 2024.03.24
  • 워드파일 삼성전자 파운드리사업부 회로설계 최종 합격 자기소개서(자소서)
    자연스럽게 레이아웃 설계 후 이를 구현하는 공정에도 관심이 생겨 교내 “반도체 8대 공정설계” 특강을 수강하며 회로설계공정에 어떠한 밀접한 관련성이 있을까 흥미를 가지게 되었습니다 ... 회로설계공정에 대한 지식, 경험과 영어 회화 역량을 바탕으로 입사 후 미세공정 기반의 새로운 DM 개발에 기여하며 해외 고객사와 문제없이 협력하는 다재다능한 회로설계 전문가가 되어 ... 회로 설계, 공정, 시뮬레이션 과정에 대한 폭넓은 이해는 기존 설계 방식에서의 문제점을 파악하고 개선하는 데 도움이 될 것입니다.
    자기소개서 | 9페이지 | 3,000원 | 등록일 2023.02.13
  • 워드파일 SK하이닉스 설계 최종 합격 자기소개서(자소서)
    자연스럽게 레이아웃 설계 후 이를 구현하는 공정에도 관심이 생겨 교내 “반도체 8대 공정설계” 특강을 수강하며 회로설계공정에 어떠한 밀접한 관련성이 있을까 흥미를 가지게 되었습니다 ... MOSFET과 BJT가 포함된 회로의 Transient 시뮬레이션을 구현하는 것이 최종 목표였고, 쉬운 회로해석부터 구현을 시작하였습니다. ... 그 후 MOSFET과 BJT모델을 추가하기 위해 각 소자의 Companion model을 구현한 후 간단한 회로에서 예상한 파형이 나오는지 확인하였습니다.
    자기소개서 | 13페이지 | 3,000원 | 등록일 2023.02.13
  • 한글파일 동국대 전자전기공학부 전과신청서
    물리 전자공학2을 수강하며 반도체 물성에 대한 이해를 바탕으로 다이오드, FET, BJT 등 다양한 반도체 전자소자의 기본 동작원리를 배울 것입니다. ... 반도체 관련 뉴스를 읽으며 반도체 공정 과정에서 신기술을 도입한 뒤 겪은 문제를 올바르게 해결해나가는 모습을 알 수 있었습니다. ... 고체전자소자를 수강하며 반도체 소자들의 동작특성을 기반으로 한 물리적 기본 원리에 대하여 배우고, 다이오드, MOSFET, BJT, JFET, HEMT, 그리고 기타 반도체 기반 소자들의
    자기소개서 | 2페이지 | 3,000원 | 등록일 2022.12.04
  • 워드파일 JFET 및 MOSFET 바이어스 회로 실험 예비레포트
    MOSFET은 BJT에 비해 아주 작은 크기로 만들 수 있고 제조 공정이 비교적 간단하다. 그리고 MOSFET만을 사용하여 디지털 논리 기능과 메모리 기능을 실현할 수도 있다. ... 또한 MOSFET은 아날로그 집적회로설계에도 많이 이용된다. ... JFET과 BJT의 근본적인 차이는 극성에 있다. 즉 BJT는 전자와 정공을 모두 반송자로 사용하는 쌍극 있다.
    리포트 | 6페이지 | 3,000원 | 등록일 2021.05.10 | 수정일 2022.04.18
  • 한글파일 부산대학교 일반대학원 전기공학과 연구계획서
    NDT의 속도 유도 와전류 분석 연구, 고밀도 자기기록에서 자기장 변화도를 고려한 기록헤드 설계 연구, 트랜스포머와 수직형 NPN BJT를 이용한 고선형, 저잡음 2.4GHz RF ... 저는 또한 16비트 마이크로컨트롤러에 내장된 32KB 표준 CMOS 안티퓨즈 일회성 프로그래밍 가능 ROM 연구, CMOS 공정에서 기생 V-NPN 트랜지스터를 사용하는 근접 위상 ... 연구, 지하매설 가스관의 검사를 위한 누설자속탐상 PIG 설계에 관한 연구, 2극 수직자계를 이용한 Magnetic Tomography의 설계와 제작 연구, 자기누설 비파괴 탐상
    자기소개서 | 1페이지 | 3,800원 | 등록일 2023.08.22
  • 한글파일 삼성전자 공정설계 합격자기소개서
    또한, KIST 인턴 활동으로 직접 BJT를 design하고 특성 분석 후 evaporation 공정 레시피를 개선하여 소자 특성을 향상하는 경험을 통해 공정설계 엔지니어 역량을 키웠습니다 ... 우선 device simulation 프로그램을 이용하여 약 0.5V의 Vth와 1E03 이상의 on/off ratio를 갖는 npn BJT selector를 목표로 modeling ... [KIST 인턴 연구원 : Simulation을 통한 Transistor design] KIST 반도체연구소 인턴 연구원 활동에서 RRAM의 npn BJT selector device
    자기소개서 | 4페이지 | 7,000원 | 등록일 2022.05.25 | 수정일 2022.05.31
  • 워드파일 [텍사스인스트루먼트코리아 Field Applications Engineer 합격 자기소개서] 자기소개서 자소서, 자기소개서, 자소서, 합격자기소개서, 합격 자기소개서, 합격자소서, 합격자기소개서,합격자소서,기업 자기소개서, 기업 자소서, 기업자기소개서, 기업자소서, 취업 자소서, 취업 자기소개서, 면접 자소서, 면접 자기소개서, 이력서
    자연스럽게 레이아웃 설계 후 이를 구현하는 공정에도 관심이 생겨 교내 “반도체 8대 공정설계” 특강을 수강하며 회로설계공정에 어떠한 밀접한 관련성이 있을까 흥미를 가지게 되었습니다 ... 그 후 MOSFET과 BJT모델을 추가하기 위해 각 소자의 Companion model을 구현한 후 간단한 회로에서 예상한 파형이 나오는지 확인하였습니다. ... 연결한 8x8 LED 표시장치를 연결하는 중 LED의 빛의 세기가 원하는 만큼 나오지 않던 문제가 발생하였고, 저는 아직 전자회로를 배우지 않았던 상태라 한 학년이 높은 팀원이 BJT
    자기소개서 | 12페이지 | 3,000원 | 등록일 2023.02.11
  • 워드파일 중앙대학교 전자공학과 합격 자기소개서, 학업계획서
    스터디에서 반도체 공부를 위해 전류를 흐르게 하는 반송자 이동에 대한 원리를 학습하고, 이러한 반도체의 물성을 필두로 가장 대표적인 반도체 소자인 BJT와 MOSFET까지 심도 있게 ... 더 나아가 개인적으로 FPGA 설계소프트웨어 Quartus를 사용하여 논리회로와 순차회로를 사용한 파형을 직접 분석해보며, 경제성을 고려한 제품을 제작해보았습니다. ... 결과를 구체적으로 기술하시오. (1000자 이내) 동일계를 전공하여 공학도에게 필요한 기초 수과학적 지식과 공학적 지식을 습득하였고, 실제적인 공학 문제를 해결하기 위한 프로그램 설계
    자기소개서 | 2페이지 | 4,000원 | 등록일 2023.12.28
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업