• 파일시티 이벤트
  • LF몰 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트
  • 통합검색(26,885)
  • 리포트(26,192)
  • 시험자료(337)
  • 방송통신대(136)
  • 자기소개서(125)
  • 논문(83)
  • 서식(10)
  • ppt테마(2)

"회로그림" 검색결과 61-80 / 26,885건

  • 한글파일 학점은행제 전자계산기구조 과제
    101p -김창환 외 2명, 컴퓨터 구조 제4판(복두출판사, 2020), 135~153p 2번 과제. 4K ROM 1개와 1K RAM 4개를 사용하여 8비트 마이크로컴퓨터를 설계하여 그림을 ... 진리표로 표현하고 Boolean Algebra를 사용하여 간소화한 후 논리회로를 도시하시오. ... 2, 4, 6, 7)의 진리표를 작성하고, A, B 그리고 B, C를 각각 선택선으로 했을 때 4*1 멀티플렉서 (multiplexer) 블록도를 설계하여 도시하시오. (4장 논리회로
    리포트 | 6페이지 | 6,000원 | 등록일 2022.10.30 | 수정일 2023.03.08
  • 파일확장자 부산대학교 어드벤쳐디자인 8장 예비보고서
    (1) 그림 8.3에 나타난 2:1 MUX를 확장하여 4개의 데이터 입력, 2개의 제어입력 및 1개의 데이터 출력을 가지는 4:1 MUX를 설계하라.데이터 입력 A, B, C, D이고 ... 같다.진리표를 바탕으로 8:1 MUX를 사용해 논리회로를 설계하면 다음과 같다. ... S2이다.(2)    MUX는 부가적인 게이트를 사용하지 않고 (n+1) 개의 입력변수를 갖는 논리 함수를 실현할 수 있다. 4:1 MUX를 사용하여 다음의 논리함수에 대한 논리회로
    리포트 | 7페이지 | 1,500원 | 등록일 2022.11.13
  • 워드파일 [A+]중앙대학교 마이크로프로세서 응용회로설계실습 led 실습 결과보고서
    마이크로프로세서 응용회로설계실습 4주차 결과보고서 소속 공과대학 전자전기공학부 담당교수 강의시간 학 번 성 명 교재 ‘그림 25’ 회로도를 참고하여 LED를 ON시키기 위해서 Register에 ... 그림에서 LED의 오른쪽에 3 V의 전압이 가해지고 있다. diode에 forward bias를 가하기 위해서는 오른쪽이 왼쪽보다 더 높은 전압이어야 하므로 왼쪽에 있는 register가
    리포트 | 3페이지 | 1,000원 | 등록일 2023.03.27 | 수정일 2023.04.04
  • 워드파일 기초실험 17장 J-FET의 특성 및 응용 결과 레포트
    이러한 UJT로 이장발진기를 구성하게되면 밑에 그림과 같은 양의 스파이크 전압이 나오게 된다. ... 그림 17-10에서 저항 R4와 SCR의 도통각 사이에 어떤 관계가 있는가? - 저항 R4는 발진기의 주파수를 변화시키기 위해서 가변된다. ... UJT 트리거회로를 사용하여 SCR의 180° 위상제어를 할 수 있는가?
    리포트 | 7페이지 | 1,500원 | 등록일 2020.10.29
  • 한글파일 브리지정류와 평활회로(예비+결과)/ 전자회로실습/ 한기대
    그림 3-1 브리지정류회로 그림 3-2 예비과제 2.3 3. ... 그림 3-6 과정③의 회로그림 3-7 과정④의 회로그림 3-3에서 커패시터 용량이 1μF인 2번 회로를 연결하고 오실로스코프의 채널 1로 커패시터 양단전압을 측정하여 표3-2에 ... 그림 3-8 과정⑧의 회로그림 3-9 과정⑨의 회로그림 3-3에서 커패시터 용량이 1μF인 2번 회로를 연결하고 오실로스코프의 채널 1로 커패시터 양단전압을 측정하여 표3-2에
    리포트 | 10페이지 | 1,500원 | 등록일 2022.03.12 | 수정일 2022.03.14
  • 한글파일 망로전류를 이용한 회로해석 - 기초전기회로실험 - 전기전자공학및실습
    그림 22-6 Steps 2 Steps 2 전원장치를 끄고, 스위치를 개방한 상태로 그림22-6의 회로를 구성한다. Steps 3 S1을 닫고 전원을 켠다. ... 기계정보공학부 기초전기회로실험 기초전기회로실험 망로전류를 이용한 회로해석 실험 준비물 전원장치 ? 0 - 15V 가변 직류 전원 측정계기 ? ... 선형회로의 특성에 대해 설명하시오. 선형회로란 저항기 또는 다른 형태의 저항성 소자들로만 구성된 회로이다.
    리포트 | 8페이지 | 2,500원 | 등록일 2021.10.20
  • 한글파일 8주차 예비 보고서 6장 연산 증폭기와 그 용용 (1)
    이상적인 연산 증폭기(Ideal Op Amp)라 가정한다면, 회로는 어떻게 해석할 수 있을지 전압 및 전류 측면에서 서술하시오. ... 반전 증폭기 역시 부궤환 회로를 형성 하면서 가상 단락 즉 두 입력 단자의 전압차가 없이 연결된 상태의 전위차(0)를 보일 것이고, 그 중 + 입력단자가 접지와 같은 레벨이기에 ? ... 그림b와 그림c의 Vout 1,2의 신호가 동일한 위상을 가지므로 그림b, 그림c의 Vout1의 신호와 그림b, 그림c의 Vout2가 신호를 합치면 그림 d와 같은 차동입력에 의한
    리포트 | 2페이지 | 2,000원 | 등록일 2023.02.24 | 수정일 2023.03.14
  • 파일확장자 (A+)중앙대 전기회로설계실습 결과보고서 설계실습 10. RLC 회로의 과도응답 및 정상상태응답
    설계실습 결과2.1 그림 1과 같이 회로를 구성하라. ... RLC 직렬회로는 기초적인 회로로 앞으로의 회로를 해석하는데 기본이 될 것이다. 이에 RLC 회로 및 주파수 응답을 이해한다.2. ... 서론저항, 인덕터, 커패시터로 구성된 RLC 회로를 구현하여 RLC 회로의 과도응답 및 정상상태응답을 이해하고 실험으로 확인한다.
    리포트 | 5페이지 | 1,000원 | 등록일 2023.09.09
  • 한글파일 전기회로 과제
    1. ‘ 전구에 불켜기’ 실험을 하기 위해 한결이는 꼬마전구를 전지에 그림과 같이 연결하였다. 이것을 보고 있던 보람이와 시원이는 다음과 같이 말했다. ... :회로를 구성하는 데에 전지, 전구, 전선이 필요하며 전구의 꼭지와 꼭지쇠는 각각 전지의 양극에 연결 되어야 한다. ③ 직렬회로와 병렬회로에 대한 개념 :직렬 연결회로는 전류 전체가 ... 한결이의 방법대로라면 왼쪽처럼 회로도가 만들어진다.
    리포트 | 2페이지 | 1,000원 | 등록일 2020.01.27 | 수정일 2021.11.20
  • 한글파일 디지털공학 레포트 모음
    상승시간 : 2~4ms->2초 하강시간 : 16~18ms->2초 펄스폭 : 3~17ms->14초 4.다음 그림에서 주기적인 펄스파형의 주파수를 구하여라. ... 하강시간 : 펄스파가 최대값에서 최소값까지 감소해 가는 기간 중 10%에서 90%가 되는 사이의 시간 3)펄스폭 : 펄스의 상승시간과 하강시간에서 진폭이 1/2가 되는 간격 3.다음 그림의 ... 순서 논리회로는 입력신호에 의해 결정된다. 4) 조합 논리회로는 게이트로 구성되며 순서 논리회로도는 게이트와 플립플롭으로 구성된다. 10.
    리포트 | 98페이지 | 5,000원 | 등록일 2021.05.16
  • 한글파일 설비전기제어실험 리포트
    이는 기계설비와의 관련성을 그림을 그리고 설명하라. 출처) 포스코ICT의 스마트빌딩 모식도 4차산업혁명기술의 핵심은 빅데이터와 인공지능이 있다. ... 이는 기계설비와의 관련성을 그림을 그리고 설명하라. 7. AI(인공지능)가 빌딩에 적용되는 분야를 들고 간단히 설명하라. 1. 시퀀스제어 질의에 답하라. ? ... 무접점 시퀀스 제어 5) 논리회로 종류 3.
    리포트 | 6페이지 | 1,000원 | 등록일 2020.09.14
  • 워드파일 인하대 전자공학과 VLSI XOR, XNOR magic layout 및 hspice simulation
    XOR Gate XOR 게이트는 배타적 논리합이라는 논리회로로, 둘 중 한 쪽이 1일 때 1이 결과값으로 도출된다. ... 또한 p형 4개와 n형 4개를 왼쪽의 그림과 같이 구성하기 위해 네 개의 게이트를 만든다. ... 왼쪽의 그림과 같은 XOR Gate를 설계하기 위해서는 A,B 두 입력에 대한 값과 NOT A, NOT B의 값이 필요하므로 인버터 2개가 필요하다.
    리포트 | 7페이지 | 2,000원 | 등록일 2019.06.22 | 수정일 2020.08.19
  • 워드파일 중앙대학교 전자전기공학부 2학년 2학기 전기회로설계실습 2. 전원, DMM의 내부저항 측정장치 설계 결과보고서 A+보고서
    (a) 위의 그림과 같이 회로를 설계하여 실습을 진행하였다. 그 결과 DMM의 내부저항에 걸리는 전압은 1.568V로 측정되었다. ... 전류가 계속해서 흐르면서 탄소저항이 타버릴 것이다. 3.2 그림과 같은 회로를 구성하고 A출력을 출력전압 지시기로 읽어 1V로, 전류조절단자를 최소로 조정하라. pushbutton을 ... 측정회로도를 제출하라. 측정결과가 예상과 일치 하는가? 위와 같은 회로를 설계하여 측정하였다.
    리포트 | 7페이지 | 1,000원 | 등록일 2020.09.10 | 수정일 2020.09.24
  • 한글파일 제어계측공학과 졸업작품 『BLDC모터를 이용한 태양광 자동차』.
    전용 IC를 사용하지 않아도 비포화 바이폴러 트랜지스터에 의한 버퍼 회로[그림1(b)]에서 양호한 결과를 얻을 수 있다. (2) 스피드와 발열과의 싸움... ... 아래의 그림은 데이터 시트를 참조 한 것이다. Ⅲ. 개발 방법 (실험 방법) 1. ... 그래서 사용하는 것이 Bootstrap 회로이다. 위의 회로를 잠시 설명하면 일단 G1으로 High가 나오면 T2222의 이미터 출력은 Vbattery전압보다 낮게 나온다.
    논문 | 32페이지 | 4,000원 | 등록일 2020.05.31 | 수정일 2020.06.07
  • 한글파일 부하를 갖는 전압 분할 회로 - 기초전기회로실험 - 전기전자공학및실습
    18-3(a)의 회로를 구성한다.Steps 2전원을 인가하고 S₁을 닫는다. ... I1,VBD,VCD를 측정하여 표 18-1에 기록한다.Steps 3그림 18-3(b)와 같이 B와 D에 병렬로 10kΩ의 분압기를 연결한다. ... S1을 개방한다.Steps 4회로에서 분압기를 분리하고 저항계를 이용하여 점E와 F사이의 부하저항 RL을 측정한다. 이 값을 표 18-1에 기록한다.
    리포트 | 6페이지 | 2,500원 | 등록일 2021.10.20
  • 한글파일 11주차-실험21 결과 - 메모리 회로
    2015년도 제2학기 기초회로실험Ⅱ 기초회로실험Ⅱ 실험21. ... 실험 1의 회로는 SW1~4에 따라서 저장되어 있는 데이터가 출력되는 회로입니다. ... 메모리 회로 담당교수 : 교수님 학 부 : 전자공학부 학 번 : 이 름 : 실 험 조 : 제 출 일 : 2015. 11. 18 실험제목 : 메모리 회로 실험목적 : (1) ROM에
    리포트 | 5페이지 | 1,500원 | 등록일 2020.10.02
  • 한글파일 9주차 결과 - Multiplexer 가산-감산
    첫 번째 실험은 회로가 매우 복잡하여 회로를 구성하는데 실수를 많이 하여서 시간이 많이 지체되었지만, 결과 값은 1에 해당하는 5V에 가깝게, 0에 해당하는 0V에 가까운 값이 나왔습니다 ... 기초회로실험1 제출:2015.05.11 9주차 실험제목 : Multiplexer 가산-감산 실험 입 력 출 력 ( Y ) S A B D _{0}D _{1}D _{2}D _{3} 0 ... 1 0 0 0 1 0 0 0 1 0 0 1 1 0 0 0 1 1 0 0 0 0 0 0 1 0 1 0 0 0 0 1 1 0 0 0 0 0 1 1 1 0 0 0 0 (1) 와 같이 회로
    리포트 | 11페이지 | 1,500원 | 등록일 2020.10.01
  • 한글파일 중앙대 전기회로설계실습 결과02 전원, 의 내부저항 측정장치 설계
    실험 중에 실수로 버튼을 계속 누르고 있어서 아는데, 오징어 타는 냄새도 난다. 4.2 그림 1과 같은 회로를 구성하고 BOX{A}출력을 출력전압 지시기로 읽어 1V로, 전류조절단자를 ... 결국 푸시 버튼을 제외하고 회로설계를 하였다. 4.1 실험에서 너무 오랫동안 건전지와 저항을 연결하여 회로에 과전류가 흘렀다. ... 회로를 설계하는 과정에서 문제가 있었다.
    리포트 | 6페이지 | 2,000원 | 등록일 2020.04.07
  • 한글파일 해당과정, 당신생합성, 케톤체형성, 지방산화, 요소회로를 통합한 시트르산 회로
    요소 회로와 시트르산 회로 요소 배출 생물에서 암모니아는 요소로 전환되는데 일련의 과정 중 생산된 퓨마르산은 시트르산 회로의 중간산물로서 크렙스 이중회로로 불리는 과정으로 서로 연결되어 ... 말산 또한 시트르산 회로에서 이용될 수 있으며 옥살아세트산에서 형성된 아스파트산은 요소 회로에서 작용할 수 있다. ... 생성된 케톤체 중 아세토아세트산은 시트르산 회로의 중간체인 석시닐-CoA로부터 CoA를 옮겨받아 활성화되고 아세틸-CoA로 분해되어 시트르산 회로로 들어간다.
    리포트 | 2페이지 | 1,000원 | 등록일 2020.12.17
  • 한글파일 9장 결과보고서
    설계실습내용 및 분석4.1그림 1과 같이 회로를 구성하라. ... 대부분의 실험이 설계실습 계획서대로 잘 진행되었으며, 가변저항을 회로에 구성해 놓고 돌려가면서 저항을 변화시키는데, 이 과정에서 동시에 DMM으로 가변저항의 저항도 측정해야 하고 어떤
    리포트 | 6페이지 | 1,500원 | 등록일 2020.09.29
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업