레포트 1 제출일 전공 강의 학번 담당교수 이름 1. 원리 ◆ 플립플롭(Flip Flop) - RS 플립플롭 SR 플립플롭에서는 입력단자 S와 R에 1을 동시에 인가해서는 안 된다. - JK 플립플롭 JK 플립플롭은 이와 같은 SR 플립플롭의 단점을 보완한 플립플롭. ..
그래서 NAND gate 다음에 나오는 OR gate 대신 NAND gate로 바꿔 회로를 설계해야한다. ... 기존의 AND gate가 아닌 NAND gate를 이용하여 새로운 Multiplexer의 회로를 만들었다. ... 시뮬레이션 조건 Time : 0s ~ 4s gate는 7410 NAND를 사용하여 멀티플렉서의 기능이 가능하도록 회로를 구성한다.
전기회로기초실험실험보고서 실험일 분반 학번 이름 실험내용 03. PSpice를 이용한 회로 시뮬레이션 1. ... 실험 목적 - PSpice의 기본적인 사용법을 익힌다. - PSpice로 간단한 실험회로를 시뮬레이션 해본다. 2. ... (Transient) Options General Settings Run to time 40[ms] 실험회로PSpice 디자인 시뮬레이션 결과 실험회로 시뮬레이션에서 구성한 회로
PSpice 시뮬레이션 회로도 및 결과 ① 그림 4-4 (a) (전자회로실험 P. 28 그림 4-4 (a) 시뮬레이션 회로도) (전자회로실험 P. 28 그림 4-4 (a) 시뮬레이션 ... 실험 3-1 실험 ① (전자회로실험 P. 28 그림 4-4) 1. 전자회로실험 P. 28 그림 4-4의 회로를 구성한다. 2. ... 측정된 파형을 전자회로실험 P. 29 그림 4-7에 도시한다. 3-3 실험 ③ (전자회로실험 P. 29 그림 4-8) 1.
NOR gate를 이용한 기본 논리 회로 a) A ? B = ((A ? B)’)’ b) A+B = ((A+B)’)’ = (A’ ? B’)’ 3. ... NAND gate를 이용한 기본 논리 회로 a) A+B = ((A+B)’)’ b) A ? B = ((A ? B)’)’ = (A’ + B’)’ 2. GATE 와 결과 (A ?
그리고 HA부분에 반가산기를 그려 넣어 Binary Multiplier 회로를 완성하였다. ... /0/0/1/1 A1 : 0/1/0/1 /0/1/0/1 /0/1/0/1 /0/1/0/1 2bit 값을 가지는 이진수값 B1B0, A0A1를 곱하는 Binary Multiplier 회로를 ... 이렇게 Binary Multiplier 회로를 설계하면 더 긴 이진수의 곱셈의 원리를 살펴 볼 수도 있고, 예전에 했던 기본적인 이진수의 덧셈이나 곱셈과 달리, 약간 복잡해져 암산으로
참고문헌 전자회로실험 p.2~5 ... PSpice 시뮬레이션 회로도 - 그림 1-3의 회로처럼 PSpice 시뮬레이션 회로를 구성해줍니다. - 전압의 변화에 따른 전류 변화 그래프를 구해야 하므로 전압의 변화에 대한 그래프를 ... 실험 3-1 실험 절차 1. 위의 그림 1-3의 회로를 구성한다. 2.
. - 다음 회로는 2선-4선 decoder 회로로서 2진수 입력 A와 B의 4가지 조합에 대하여 구분되는 4개의 출력으로 변화하는 회로이다. ◆ Encoder - 상태 또는 명령들을 ... (decoder의 반대 기능) - 다음 회로는 4개의 입력을 이진수 출력으로 변환하는 회로이다. 2. GATE 3. 결과 4. 고찰 ?
PSpice 시뮬레이션 회로도 ※ 그림 8-2의 회로도 ※ 그림 8-4의 회로도 ※ 그림 8-6의 회로도 4-1. ... 구성 시 요구되는 부품이 매우 적다는 장점을 가지고 있다. ※ 전자회로실험 P.60 그림 8-1 (바이폴_{BE}} over {R _{B}}(2) I _{C} = beta _{dc ... 실험 3-1 실험부품 ? 470Ω, 2KΩ, 6.8KΩ, 33KΩ, 360KΩ, 1MΩ, 2N3904 3-2 실험절차 ① ? P.62의 그림 8-2의 회로를 구성한다.
전기회로기초설계 실험보고서 실험일 분반 학번 이름 실험내용 19. RLC 회로와 공진 1. ... 실험방법 (4-1) RLC 직렬회로 (1) 의 실험회로를 구성하라. ... 실험 목적 ◆ RLC 직렬회로의 공진 특성 및 임피던스 변화를 실험한다. ◆ RLC 병렬회로의 공진 특성 및 임피던스 변화를 실험한다. (2-1) RLC 직렬회로 아래의 그림은 RLC
참고문헌 전자회로실험 P.103~111 데이터 시트 검색엔진 https://www.alldatasheet.co.kr/ ... PSpice 시뮬레이션 회로도 및 결과 ※ PSpice 시뮬레이션 회로도 ※ PSpice 시뮬레이션 결과 5. ... 트랜지스터 : 2N3904, 2N3906 3-2 실험절차 ① 그림 12-2의 회로를 구성한다 ② 입력파형과 출력파형을 오실로스코프로 측정한 후 기록한다. ③ 그림 12-2의 회로에
트랜지스터가 포화되면 그 후 회로상에서 트랜지스터는 더 이상 전류를 공급할 수 없다. ※ 전자회로실험 P.53 그림 7-2 ③ 그림 7-3의 회로를 구성한다. ... Q2를 지시하는 출력 전압은 포화상태이거나 차단상태임에 주의한다. ※ 전자회로실험 P.54 그림 7-3 ⑤ 그림 7-3에 나타난 회로는 입력상의 노이즈에 민감하다. ... 트랜지스터의 이상적인 스위칭 작용 ※ 전자회로실험 P.52 그림 7-1 ? 차단 (CutOFF) ? B-E 접합 : 역바이어스 ? E-C 사이 : 개방 ?
실험목표⚫ 커패시터를 이용한 미분회로와 인덕터를 이용한 미분회로를 실험한다.⚫ 커패시터를 이용한 적분회로와 인덕터를 이용한 적분회로를 실험한다.2. ... - 미분회로와 적분회로는 RC회로나 RL회로 또는 연산증폭기(Operational Amplifier)를 이용하여 구성할 수 있다. ... 관련이론 2.1 기초 이론 - 입력파형을 미분하여 출력하는 회로를 미분회로(Differential Circuit)라 하고, 반대로 입력파형을 적분하여 출력하는 회로를 적분회로
시뮬레이션 회로 3.2 PSpice 시뮬레이션 결과 ※ 전류 i : 공진일 때 최대 ※ V _{R} : 공진일 때 최대 ※ V _{LC} : 공진일 때 최소 3.3.1 실험① (19 ... RLC 병렬회로도 마찬가지로 대역통과필터로 사용할 수 있다. 3. PSpice 시뮬레이션 - RLC 직렬회로의 공진 특성을 시뮬레이션으로 살펴보자. ... 실험 내용은 간단하였다. 2개의 실험회로도는 매우 유사하였고, 다른 점은 첫 번째 실험은 회로가 저항, 인덕터, 커패시터가 직렬로 연결된 회로였고, 두 번째 실험은 회로가 저항,
Pspice 시뮬레이션 ① 실험회로1 ② 실험회로2 7. References ③ 전자회로실험 기초부터 심화까지 (이강윤 저) ... 실험회로 두 실험회로 모두 신호원의 V _{sig}는 1㎌의 커플링 커패시터를 통해서 DC성분은 차단되고 AC 성분만 통과되어 공통 이미터 증폭기 1로 인가된다. ... 차이는 2단과 3단의 차이 즉, CE AMP는 2단으로 동일하고 실험회로2에서 출력단이 이미터 팔로워가 추가되었다. 6.
전기회로기초설계 실험보고서 실험일 분반 학번 이름 실험내용 16. 미분회로와 적분회로 1. ... 실험 목적 ◆ 커패시터를 이용한 미분회로와 인덕터를 이용한 미분회로를 실험한다. ◆ 커패시터를 이용한 적분회로와 인덕터를 이용한 적분회로를 실험한다. 2. ... 실험 원리 (2-1) RC 미분회로 오른쪽 그림은 RC 미분회로다.
실험목표⚫ RLC 직렬회로의 공진 특성 및 임피던스 변화를 실험한다.⚫ RLC 병렬회로의 공진 특성 및 임피던스 변화를 실험한다.2. ... 이번 실험에서는 RLC 직렬회로와 RLC 병렬회로의 특성을 임피던스와 공진을 중심으로 살펴본다. 2.2 소개⚫ RLC 직렬회로 - RLC 직렬회로다. ... 관련이론 2.1 기초 이론 - 저항과 인덕터 및 커패시터를 직렬 또는 병렬로 연결한 RLC 회로는 RC 또는 RL 회로와는 다른 특성을 나타낸다.