[전자공학] 이미터 공통 트랜지스터 증폭기
- 최초 등록일
- 2003.10.09
- 최종 저작일
- 2003.10
- 7페이지/ 한컴오피스
- 가격 1,000원
목차
● 원리(이론적 배경)
● 필요 기자재 및 부품
● 실습회로 및 결과
● 검토 및 결론
본문내용
● 원리(이론적 배경)
이미터 공통(Common-emiter) 트랜지스터 구성은 가장 일반적인 것이다. 이것은 우수한 저압 및 전류특성을 나타내며 중간 정도(높지도 낮지도 않은)의 입력 및 출력 임피던스를 가진다. 이번 실험의 각 회로구성에 대해서 그림16.1에 보이는 전지적인 양드이 측정 될 것이 다. 전압이득은 AV=VO/V1 에 의하여 결정되며 여기서 VO 와 V1둘 다 peak-to-peak,peak 또는 rms치 일수 있으나 본 실험에서는 peak-to-peak 가 가장 편리 할 것이다.입력 임피던스는 먼저I1=(VS-VI)/R 식으로부터 입력전류 Ii를 결정한 다음, Zi=Vi/Ii 로부터 Zi를 구할 수 있다. 이과정을 p-p 치를 사용하여 이루어질 것이다. β 값은 커브 트레이서나 다른 계측기를 사용하여 결정할 수 있으나. 만약 이런 계측기가 준비되지 않으면 트랜지스터 사양서(specification sheet)상에 주어진 범위의 평균치를 사용한다. re 값은 이미터나 컬렉터 저항기 양단의 dc 전압을 측정하는 Ic~IE 값을 계산한 다음 ,re=26mV/IE[mA]식에서 간단히 결정할 수 있다.
이번 실험에 해석될 세가지 구성이 전압이득 및 입력 임피던스에 대한 근사식과 함께 그림 16.2에 나타나 있다.
참고 자료
없음