실험7 결과보고서 1. 실험목적 -설계에 앞서 Output Stage를 이해하고 검증한다. 2.설계검증 설계 검증 내용 1) Class-A Output Stage 검증 - 회로 구성도 그림 8-2 Class-A BJT Output Stage with Emitter-Cu..
실험6. 결과보고서 1.실험목적 -연산 증폭기를 이용한 비교기, 적분기의 동작을 기초로 한 구형파 및 삼각파 발생 회로의 동작을 이해한다. 2. 실험방법 (1) 그림 7-3의 회로를 구성하라. (2) 오실로스코프의 ch1과 ch2를 A1 및 A2의 출력단자에 접속하고 ..
실험7 예비보고서 1. 실험목적 -설계에 앞서 Output Stage를 이해하고 검증한다. 2.실험이론 ●Class-A Output Stage의 특징 -전력은 일반적으로 낮은 임피던스 로우로 전달이 된다. -신호는 일반적으로 작고, DC를 포함하지 않는다. -20Hz의..
실험6. 예비보고서 1.실험목적 -연산 증폭기를 이용한 비교기, 적분기의 동작을 기초로 한 구형파 및 삼각파 발생 회로의 동작을 이해한다. 2.실험원리 ●삼각파 발생회로 -삼각파 발생회로는 슈미트트리거회로와 적분회로로 이루어져있다. ▶슈미트 트리거 회로 (a) 슈미트 ..
실험1 예비보고서 - 부궤환 회로 1. 실험목적 (1) 연산 증폭기의 이득에 영향을 미치는 부궤환 루프의 영향 이해 (2) 반전 증폭기와 비반전 증폭기의 사용법 이해 및 숙지 (3) 위상각을 통한 입력과 출력의 차이를 가지고 증폭기가 올바르게 동작하고 있는지 확인한다...
키르히호프 전류법칙을 적용하면 -{V}_{i}over{R}_{1}={C}{dV}_{o}over{dt}+{V_O}over{R_S} 라는 식을 얻을 수 있고, 입력전압 V _{i}에 대해서 ... SPICE에서처럼 전압을 주면 시뮬레이션 같은 적분기회로의 결과를 얻게된다. 5.실험결론 -이번 실험은 OP-Amp를 이용하여 미분기와 적분기를 생성하고 또한 커패시터의 특성에 대해서 ... 정리를 하면 {V}_{i}=-{R}_{1}{C}{V}_{o}prime-{{R}_{1}}over{R_S}V_O 이고, 다시 출력전압 V _{o}에 대해서 정리를 하면 V_o={-}1overCR
변환기 (1) 그림 2-5의 회로를 연결하라. (2) 입력 전압이 1V가 되도록 가변저항을 조정하라. (3) 출력 전류를 읽어 표1에 그 값을 기록하라. (4) 나머지 입력 전압에 대해서 ... 그리고 그 이외에 오차에 대해서는 기기 내부저항이나 외부환경요인 등, 우연오차들과 계기오차들이 오차에 영향을 미친 것으로 보인다. 3.실험에 대한 고찰 -3가지의 변환기를 실험하였는데
정리를 하면 V _{i} =-R _{1} CV _{o} prime - {R _{1}} over {R _{S}} V _{O} 이고, 다시 출력전압 V _{o}에 대해서 정리를 하면 ... - {V _{i}} over {R _{1}} =C {dV _{o}} over {dt} + {V _{O}} over {R _{S}}라는 식을 얻을 수 있고, 입력전압 V _{i}에 대해서
실험4 결과보고서 1.실험목적 -연산증폭기를 사용한 정궤환 회로를 구성하여, 슈미트 트리거(Schmitt trigger)회로의 특성을 관찰하고, 이를 이용한 사각파 발생기를 구성하여 실험한다. 2.실험결과 1) 슈미트 트리거 회로 R=3K` OMEGA 으로 하고 그림4..
목적 -1, 2차 저역 통과 필터와 2차 고역통과 필터에 대해서 알아보고 실험을 통해서 이론을 확인한다. 2. ... 그렇기 때문에 기대하는것과 같이 s=0에서 {Vo} over {Vi} =-1이고 s가 무한대일때는 0이 된다. ... 0.135 0.131068 -17.65007 (3) 주파수를 200㎐로 맞추고 입력과 출력 전압을 측정하여 표 5-2에 기록하라. (4) 표 5-2에 기록되어 있는 다른 주파수 값들에 대해서
요즈음은 여러 종류의 연산증폭기가 아주 싼 값에 공급되고 있기 때문에 아날로그 시스템 설계에 있어서 연산증폭기가 차지하는 비중이 상당히 커졌다. ... 회로도에서는 node F와 node E이 저항과 커패시터로 연결되어있지만 DC값 측정에서는 저항이 무한대 값 이여서 open상태라고 볼 수 있고 원래대로라면 안정적인 상태를 얻어야
출력 전류를 읽고 그 값을 기록하며 다른 입력 전압에 대해서도 기록한다. ... 출력 전압을 읽고 표에 기록을하고 다른 입력 전류에 대해서도 기록을 한다. ... 실험 준비물 전원: ± 15V, 저주파 함수 발진기, 오실로스코프, VOM : 2대, 저항(1kΩ-2개, 10kΩ-2개), 가변저항(1kΩ), 연산증폭기 : 741C 3.
실험 7 예비보고서 교육목표 정보통신대학 교육목표 정보통신대학은 수요지향적 교육을 바탕으로 국제 경쟁력과 전문성 및 실용성을 갖춘 고급 정보통신 엔지니어의 양성을 목표로 하고 있다. 이를 달성하기 위한 세부 교육목표는 다음과 같다. 1. 국제적 경쟁력을 갖춘 정보통신..