• 파일시티 이벤트
  • LF몰 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트
  • 통합검색(1,187)
  • 리포트(1,174)
  • 시험자료(11)
  • 자기소개서(2)

"가변이득증폭기" 검색결과 181-200 / 1,187건

  • 한글파일 아주대학교 전자회로실험/전회실/ 실험2 전류-전압변환회로 결과보고서
    기본적으로 연산증폭기는 이득을 통해 출력을 증폭시키므로 광범위하게 사용된다. 이는 가감산, 적분, 상수 곱하기 등의 연산 기능을 수행할 수 있다는 뜻이기도 하다. ... 전압 변환기, 전류 증폭기 등 다양한 회로를 구성해보고 실제 작동을 확인한다. ... 이러한 연산증폭기에 대한 이해를 기반으로 본 실험은 부궤환 회로를 응용하여 전압 ? 전류 변환기, 전류 ?
    리포트 | 8페이지 | 1,000원 | 등록일 2021.08.16
  • 워드파일 1. Op Amp를 이용한 다양한 Amplifier 설계 예비보고서 - [전자회로설계실습 A+ 인증]
    Inverting 증폭기를 더 선호한다. ... Inverting 증폭기의 Gain 구하는 식인 이 Non-Inverting 증폭기의 보다 더 간단하므로 원하는 Gain을 얻기 위한 설계가 용이할 것 같다. 3.2.5 Summing ... (C) 설계한 회로의 이득의 주파수 특성을 PSPICE를 이용하여 simulation하고 그 결과를 제출한다.
    리포트 | 9페이지 | 1,000원 | 등록일 2022.03.12 | 수정일 2023.01.03
  • 워드파일 중앙대 전자전기공학부 전자회로설계실습 예비보고서(실험9)
    피드백 증폭기 (Feedback Amplifier) 실험 목적 피드백을 이용한 증폭기의 동작을 이해한다. ... 입력이 전압이고 출력도 전압인 Series-Shunt 구조의 피드백 증폭기와 입력이 전압이고 출력은 전류인 Series-Series 구조의 피드백 증폭기를 설계하고 실험한다. ... (a)에서 설계한 Series-Series 피드백 증폭기 회로를 구성한다.
    리포트 | 11페이지 | 1,500원 | 등록일 2021.08.18
  • 한글파일 설계실습 7. Common Emitter Amplifier의 주파수 특성 예비
    (C) CE만 0.1 μF으로 변경된 CE증폭기에 20 mVpp 사인파를 입력하였을 때 10 Hz에서 10 MHz까지의 주파수 응답특성을 제출하라. ... (E) 두 개의 CS만 0.1 μF으로 변경된 CE증폭기에 20 mVpp 사인파를 입력하 였을 때 10 Hz에서 10 MHz까지의 주파수 응답특성을 제출하라. ... (B) CE만 0.1 μF으로 변경된 CE증폭기에 20 mVpp 사인파를 입력하였을 때 10 Hz에서 Unit gain frequency까지의 주파수 응답특성을 제출하라.
    리포트 | 10페이지 | 2,000원 | 등록일 2021.09.14
  • 한글파일 차동증폭기 예비보고서
    차동모드에서는 바이패스처럼 작용하므로, 증폭기의 이득을 감소시키지 않는다. ... 따라서 차동모드 또는 비공통 모드에서 차동 증폭기는 입력신호를 증폭하고 출력은 입력신호에 이득의 2배를 곱한 값이 된다. ? ... 공통 모드 제거비(CMRR) 차동 증폭기는 입력 신호에 대해 높은 이득을 가지고, 공통 모드 신호에 대해서는 매우 낮은 이득을 가져야 한다.
    리포트 | 6페이지 | 5,000원 | 등록일 2020.04.02
  • 한글파일 [A+] 중앙대 아날로그 및 디지털 회로설계실습 신호발생기 예비보고서
    (B) 발진 주파수 1.63`kHz`에서 Loop Gain A _{`v} ` beta`=`1을 갖기 위한 증폭이득 A _{`v} `를 구한다. beta( omega)= {V _{ ... 신호 발생기 5-1. 실습 목적 Wien bridge RC 발진기를 이용하여 신호 발생기를 설계, 제작, 측정하며 그 동작을 확인한다. 5-2. 실습 준비물 부품 Op amp. ... 교재 이론부에서 언급한 다이오드의 역할은 간단히 표현하면 ‘이득 값 조정’이라 설명할 수 있다.
    리포트 | 7페이지 | 1,000원 | 등록일 2021.09.01
  • 한글파일 울산대학교 전자실험(2)결과11 달링톤, 캐스코드 및 캐스캐드 증폭
    다음은 캐스코드 증폭기 회로에서 전압이득과 위상을 실험해보았다. ... 측정하여 각 회로의 특징을 알아보았다. (1)달링톤 증폭기 한쪽 콜렉터가 다른 에미터에 연결된 달링톤 증폭기 회로를 만들어 V_RE가 2.5V ,5V일 때 각각의 전압 전류값을 측정하였다 ... 크게 일어났다. (3)캐스캐드 증폭기 캐스캐드 또한 캐스코드와 동일하게 실험을 반복하였다.
    리포트 | 3페이지 | 1,000원 | 등록일 2019.10.18
  • 워드파일 (22년) 중앙대학교 전자전기공학부 전자회로설계실습 결과보고서 1. Op Amp를 이용한 다양한 Amplifier 설계
    R1의 앞단전압(증폭기 입력)파형과 출력파형이 오실로스코프에 동시에 보이는 화면을 제출하고 이득을 구한다. 이득은 같은데 왜 출력전압이 (A)와 다른지 기술한다. ... 두 증폭기 모두 gain을 5로 설계했으므로 3V를 넘어가는 입력을 인가했을 때 출력파형에 clipped region이 관찰되었다. ... 반드시 결선을 조교와 함께 확인한 후 DC power supply의 전원을 켜도록 한다. 10kΩ 저항과 R1이 연결된 곳의 전압(증폭기 입력)파형과 출력파형이 오실로스코프에 동시에
    리포트 | 13페이지 | 1,500원 | 등록일 2023.02.12
  • 한글파일 실험결과 실험11 달링톤 및 캐스코드 증폭
    여기서 Cascode 증폭기는 높은 전류이득과, 높은 전압이득을 얻을 수 있다는 것을 확인할 수 있어야한다. ... 실험 11 달링톤 및 캐스코드 증폭기 1. ... 고찰 본 실험은 달링톤 및 캐스코드 증폭기, 캐스케이드 증폭기 회로에서의 직류해석과, 교류해석을 통해 회로를 이해하는 실험이다.
    리포트 | 3페이지 | 1,000원 | 등록일 2019.05.11
  • 한글파일 계측용 증폭기와 브리지 회로
    그러므로 가변저항을 500Ω정도로 변화시킬 때 동상이득 V _{cm}이 제일 작기 때문에 CMRR도 최대가 됨을 알 수 있다. (4) 실험절차(3)의 계측용 증폭기에 대하여 60Hz ... 실험 #5 계측용 증폭기와 브리지 회로 3. 실험절차 (1) 그림 5.3 의 회로를 구성하라. 사용한 저항들의 실제 저항값을 멀티미터로 측정하여 기록하라. ... 가변저항을 조절하여 최대의 CMRR 이 얻어지도록 하라. 이때의 CMRR을 측정하라.
    리포트 | 9페이지 | 1,000원 | 등록일 2019.07.19
  • 워드파일 서강대학교 전자회로실험 - 실험 11. 에미터 공통 증폭기, 콜렉터 공통 증폭기 및 다단 증폭기 결과 보고서
    : 0.876 전력이득 : 13.09dB (실험) Rx는 1kΩ이며 Rout은 5kΩ 가변저항 일때, 전원을 연결한 다음 입력에 연결된 1kHz 정현파 발생기를 출력에 왜곡이 없는 ... 공통 증폭기 바이어스 및 전압이득 -실험과정 1 : 그림 8-10 회로에 대해 실험한다. ... 에미터 공통 증폭기, 콜렉터 공통 증폭기 및 다단 증폭기 분반 조 학번 이름 시작 종료 실험시작/종료시간 기재 (통계목적임) [실험 1] 에미터 공통 증폭기 1.1 에미터 공통 증폭기회로
    리포트 | 22페이지 | 1,000원 | 등록일 2020.04.20 | 수정일 2020.04.24
  • 한글파일 [전자회로실험] 12장 B급 푸시풀 전력 증폭기 레포트
    마찬가지로 입력과 출력 전압의 피크-피크가 비슷해서 전압이득이 1인 것을 확인할 수 있었다. ... 함수발생기를 6 V _{pp}, 주파수를 1kHz으로 놓고 교차 왜곡이 없어질 때까지 가변 저항을 주의 깊게 조정하라. 출력 단자를 제거하라. ... 더더욱 입력 신호를 같은 모양으로 증폭하는 선형 증폭기가 아니다. 2.
    리포트 | 10페이지 | 1,500원 | 등록일 2019.10.19 | 수정일 2019.10.21
  • 워드파일 [중앙대 전자회로설계실습 7 예비보고서] Common Emitter Amplifier의 주파수 특성
    Open loop-gain 에서 인데 overall voltage gain도 영향을 받아서 만큼 이득이 감소된다. ... 100kHz, 20mVpp 사인파를 이 증폭기에 인가하려면 function generator의 출력전압(Vpp)를 10mV로 설정해야 한다. ... (A) 이전 실험의 2차 설계 결과회로(Ri 추가)에 대하여 모든 커패시터의 용량을 10 uF으로 하고 CE증폭기에 100 kHz, 20 mVpp 사인파를 입력하였을 때의 출력파형을
    리포트 | 11페이지 | 1,000원 | 등록일 2021.08.09
  • 한글파일 울산대학교 전자실험(2)결과10 공통 베이스 및 콜렉터 트랜지스터 증폭
    따른 전압이득과 위상변화 ④각각의 주파수값으로 변경하여 전압이득과 위상을 측정하여 기록한다. 9장 CE증폭기와 값들의 비교하여 각증폭기들의 차이가 무엇인지 설명하라 -공통에미터 회로에서는 ... 그래서 10장에서는 공통 콜렉터 증폭기 회로만 실험 하였다. 공통 콜렉터 회로는 에미터 폴로우라고도 불리면 입력에 베이스에 출력이 에미터에 나타난다. ... 실험10 공통 베이스 및 콜렉터 트랜지스터 증폭기 1.실험결과 소자측정 표시값 100 OMEGA680 OMEGA2k OMEGA3.3k OMEGA 측정값 99 OMEGA672k OMEGA2.05k
    리포트 | 3페이지 | 1,000원 | 등록일 2019.10.18
  • 한글파일 23.달링턴 및 캐스코드 증폭기 회로-결과레포트
    -캐스코드 회로실험에서 함수발생기에 Vsig를 인가할 때 10mV보다 작아지지 않을 경우 가변저항을 사용하여 전압을 분배함 ... 캐스코드 증폭기의 직류바이어스 전압과 전류를 계산하라.베이스 전류가 전압분배기보다 매우 작다고 가정하라. ... Z의 계산값과 측정값은 27.18K 대 29.58K로 거의 차이가 없고 Zo의 계산값과 측정값 역시 0.28과 0.4로 비슷하다. (3) 캐스코드 증폭기 a.그림 23-2에 주어진
    리포트 | 6페이지 | 1,000원 | 등록일 2020.12.08
  • 워드파일 중앙대 전자회로설계실습 (예비) 9. 피드백 증폭기 (Feedback Amplifier) A+
    피드백 증폭기 (Feedback Amplifier)) 제출일 : 3. ... 증가한다. ②4V인 경우 이득이 2인 회로이므로 출력전압이 4(=2*2)V이상 증가할 수 없으므로 source값이 4V보다 커져 drain도 4V이상이 될 수 있음에도 불구하고 이득에 ... (a)의 기울기는 -1.2k이다. series-series의 =+RVariable=이다.
    리포트 | 9페이지 | 2,500원 | 등록일 2022.04.09
  • 워드파일 1. Op Amp를 이용한 다양한 Amplifier 설계 예비보고서 - [2021년도 전자회로설계실습 A+ 자료]
    Inverting 증폭기를 더 선호한다. Gain이 이므로 증폭의 범위가 더 넓다. ... 증폭기 출력단자와 R1 입력단자에 dB voltage level marker(메뉴 중 PSPICE > Marker > Advanced > dB Magnitude of Voltage) ... ) 에서 (A) 와는 달리 Vpp가 약 0.2V * 11 = 2.2V 가 나오게 된다. 3.2.4 두 Amplifier의 비교 (A) Inverting, Non-inverting 증폭
    리포트 | 11페이지 | 1,000원 | 등록일 2022.03.05
  • 워드파일 전자회로 설계실습 1 결과보고서 Op amp를 이용한 다양한 amplifier설계
    R1의 앞단전압(증폭기 입력)파형과 출력파형이 오실로스코프에 동시에 보이는 화면을 제출하고 이득을 구한다. 이득은 같은데 왜 출력전압이 (A)와 다른지 기술한다. 사진9. ... R1의 앞단전압(증폭기 입력)파형과 출력파형이 오실로스코프에 동시에 보이는 화면을 제출하고 이득을 구한다. 이득은 같은데 왜 출력전압이 (A)와 다른지 기술한다. 사진14. ... 결론 Inverting 증폭기는 위상이 180도 바뀌어 나오는 반전파형이고 Non-Inverting은 변함이 없이 그 크기만 증폭되어 출력이 된다.
    리포트 | 17페이지 | 1,000원 | 등록일 2021.07.29
  • 한글파일 전자공학응용실험 - 차동증폭기 기초실험 결과레포트
    고찰 : 첫 번째 실험은 공통모드 증폭기를 활용하여 Vcm=4V일 때, 출력 전압이 VDD/2= (5V)이 될 때까지 가변 저항 RD값을 변화시켰다. ... 차동 증폭기 기초 실험 2. ... 함수 발생기에 High-Z모드를 하고 입력 전압이 20mV 넣었음에도 오실로스코프상에서는 50mV로 측정되는 등 오차가 발생했다.
    리포트 | 4페이지 | 2,000원 | 등록일 2021.12.20
  • 워드파일 10채널 오디오 이퀄라이저
    Vout에서 V(-)로 흐르는 전류는 I = = -> = (1+ ) 따라서 비반전증폭기의 전압이득은 항상 1이상이며 입력과 출력의 파형이 동상이다 3.설계내용 10채널 오디오 이퀄라이저 ... [오디오 이퀄라이저] 위 그림은 가변저항을 100%로 했을 때이고 출력파형을 보면 입력1Vpp값이 가산증폭기로 들어가지 못해서 가산증폭기나 비반전 증폭기 출력이 모두 거의 0v에 전압이 ... 받아서 이를 입력신호의 10배증폭(반전)시킨 다음 가변저항으로 조절해서 특정주파수대역만 나오도록 한 다음에 가산증폭기에서 5배증폭(반전)한 다음 입력신호에서 50배 증폭된 출력값을
    리포트 | 18페이지 | 1,500원 | 등록일 2020.10.22 | 수정일 2021.04.15
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업