5주차 결과보고서 실험 4 Multiplexer & Demultiplexer ▶실험과정 및 결과 ◈ 실험 1-1 : Multiplexer 구성 사진 : - Enable 입력을 갖는 ... 이번 실험은 앞선 실험이 멀티플렉서를 AND게이트와 NOT게이트로 구성한 것과 달리 Multiplexer 4x1 IC 74HC153를 이용하여 칩 하나로 회로를 구성하였다. ... 첫 번째로 여러개의 AND게이트와 NOT게이트를 사용하여 멀티플렉서를 구성하고 그 결과를 확인하고 멀티플렉서가 내장된 IC를 사용하여 그 결과가 같은지 확인해 보았다. - AND게이트와
회로 결선도 - 실험1 Multiplexer - 실험2 DeMultiplexer 5. ... 실험 이론 1) Multiplexer M이므로 2bit로 나타낼 수 있고, 출력이 8개인 경우 이진수로 000, 001, 010, 011, 100, 101, 110, 111이므로 3bit로 ... 구성도를 확인하면 네 개의 input(nI0, nI1, nI2, nI3)와 2개의 select(S0, S1), 1개의 output enable(nE), 1개의 출력(nY)을 가지는 Multiplexer
멀티플렉서와 디멀티플렉서 ( Multiplexer & Demultiplexer) 예비보고서 ● 이론 (1) multiplexer 멀티플렉서(이하 먹스, MUX)는 여러 개의 입력 중 ... A AND 1 = A (pass 기능) A AND 0 = 0 (clear 기능) A OR 0 = A (pass 기능) A OR 1 = 1 (set 기능) 이 성질을 이용하여 bit를 ... 즉, 2개의 AND 게이트는 선택 입력인 S를 이용해 D0와 D1 중 어떤 것을 통과시키고(pass) 차단할(clear) 것인가를 결정할 수 있다.
실험 4. 멀티플렉서 디멀티플렉서 결과보고서 ● 실험 결과 분석 실험 1. 멀티플렉서 (1) Enable 입력을 갖는 4x1 멀티플렉서를 74HC20과 74HC04를 이용하여 다음 회로와 같이 구성한다. 여 기서, E가 enable 입력이고 S0, S1은 선택입력, 그..
Multiplexer & Demultiplexer OBJECTIVES 실험을 통해 demultiplexer와 multiplexer의 구조와 동작원리를 이해할 수 있었고 logic gate들로 ... 책에서의 multiplexer에서는 AND gate와 OR gate로 구성되었지만 실험에서는 NAND gate와 NOR gate로 구성하였다. ... 직접 multiplexer와 demultiplexer를 구현해보고 실제 multiplexer, demultiplexer 소자와 비교해 볼 수 있었다.
멀티플렉서와 디멀티플렉서( Multiplexer & Demultiplexer) > < 목 적 > 멀티플렉서(Multiplexer)와 디멀티플렉서(Demultiplexer)의 원리를 ... A AND 1 = A(pass 기능) A AND 0 = 0(clear 기능) A OR 0 = A(pass 기능) A OR 1 = 1 (set 기능) 이 성질을 이용하여 bit를 선택 ... : AND 게이트와 OR 게이트의 bit mask 기능은 다음과 같다.