• 파일시티 이벤트
  • LF몰 이벤트
  • 캠퍼스북
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트
  • 통합검색(7,533)
  • 리포트(6,492)
  • 자기소개서(700)
  • 시험자료(140)
  • 방송통신대(99)
  • 논문(66)
  • 서식(30)
  • ppt테마(3)
  • 이력서(2)
  • 노하우(1)

"설계실습 7" 검색결과 1-20 / 7,533건

  • 한글파일 [전기회로설계실습] 설계실습 7 계획서
    설계실습 계획서 5조 전자전기공학부 전자전기공학부 전자전기공학부 설계실습 7. ... 따라서 VR은 VC와 모양이 같은 파형이면서 위상이 180도 다를 것이다. 3.7 위에서 계산한 τ가 주기인 사각파를 RC회로에 인가했을 때 예상되는 저항, 커패시터의 전압을 대충 ... RC회로의 시정수 측정회로 및 방법설계 3.1 DMM으로 전압을 측정할 때 내부저항이 매우 크다는 것을 앞에서 실험하였다.(10MΩ정도) DMM의 내부저항을 측정하는 방법을 설계하여
    리포트 | 5페이지 | 1,000원 | 등록일 2022.09.14
  • 파일확장자 디지털통신시스템설계실습7주차
    이번 실습을 통해 이전 BPSK 방식에 따라 QPSK 변조 및 복조를 구현하고 측정된 BER 과 SER 을 각각의 이론적 값과 비교하는 것을 목표로 했다.
    리포트 | 8페이지 | 2,000원 | 등록일 2023.06.11
  • 파일확장자 디지털시스템설계실습_HW_WEEK7
    실습강의노트에 있는 이미 구현된 하위모듈들을 T0P 모듈에 가져와 동작하는 것은, 이전에 했던 4bit full adder를 구현하는 방법과 비슷해보였다. ... • Discussion이번 실습과제는 DFF with synch reset and enable, 8-bit Register, 4-digit Seven Segment LED Display를 ... 베릴로그로 코드를 구현해보고 결과 파형을 출력해보는 것이었다.DFF with synch reset and enable 을 구현할 때 실습 강의노트에 주어진 대로 코드를 입력했지만,
    리포트 | 9페이지 | 2,000원 | 등록일 2023.06.11
  • 파일확장자 디지털집적회로설계 7주차 실습
    •Discussions이번 실습시간은 2-1 MUX와 D-FF에 대해 subckt을 통해 구현해보는 시간이었다.include를 통해 베릴로그처럼 하위모듈을 구현하여 상위모듈에서 쓸
    리포트 | 9페이지 | 2,000원 | 등록일 2023.11.03
  • 파일확장자 고체역학설계실습 7주차 과제
    리포트 | 2페이지 | 1,000원 | 등록일 2022.04.19
  • 워드파일 전기회로설계실습 결과보고서7
    전기회로설계실습 결과보고서 실험요약 DMM의 내부저항을 측정하는 회로를 설계하고 측정해보았다. ... 설계실습결과 4.1 22M Hyperlink "https://ko.wikipedia.org/wiki/%CE%A9" \o "Ω" Ω 저항에 걸리는 전압은 1.56V로 측정된다. 5V가 ... 방전시간(s) 이론값(s) 오차율(%) 1회 24.05 22 8.524 2회 23.9 22 7.95 3회' 24.6 22 10.57 오차는 생각보다 크게 나왔는데 오차의 원인으로는
    리포트 | 8페이지 | 1,000원 | 등록일 2023.09.07
  • 워드파일 전기회로설계실습 예비보고서7
    설계실습 7. RC회로의 시정수 측정회로 및 방법설계 1. 목적: 주어진 시정수를 갖는 RC회로를 설계하고 이를 측정하는 방법을 설계한다. 2. ... 설계실습계획서 (이론 3, 8장 참조) 3.1 DMM으로 전압을 측정할 때 내부저항이 매우 크다는 것을 앞에서 실험하였다(10㏁정 도). ... 따라서 저항의 파형은 함수발생기의 출력전압과 같고 커패 시터는 파형이 나타나지 않는다. 3.7 위에서 계산한 τ가 주기인 사각파를 RC회로에 인가했을 때 예상되는 저항, 커패시터 의
    리포트 | 4페이지 | 1,000원 | 등록일 2023.09.06
  • 워드파일 통신이론설계 실습과제 7주차입니다
    이번 실습은 주파수 검파기는 입력의 순시 주파수에 대해 선형적으로 변하는 출력 전압을 발생시키는 것을 확인하고, 영점 교차 검파기의 구조와 동작 과정을 이해해보는 실습이었다.
    시험자료 | 3페이지 | 1,500원 | 등록일 2023.03.18
  • 한글파일 [전기회로설계실습] 설계 실습 7. RC회로의 시정수 측정회로 및 방법설계
    설계실습 7. RC회로의 시정수 측정회로 및 방법 설계 요약 : 본 실험은 간단한 RC회로에서 시정수를 측정하는 방법 및 과도응답을 익히는데 의의가 있다. ... 설계실습 계획서에서 설계한 대로 입력사각파(CH1)와 저항전압(CH2)을 동시에 관측할 수 있도록 연결하고 파형을 저장하여 제출하라. ... 설계실습 계획서에서 구한 저항이 되도록 가변저항을 DMM으로 측정, 조절하고 그 값을 유효숫자 세 자리까지 기록하라.
    리포트 | 7페이지 | 1,500원 | 등록일 2023.08.18
  • 파일확장자 [A+]전자회로설계실습 실습 7 결과보고서
    설계실습에서는 주파수를 변화시키며 common emitter amplifier의 주파수 응답 특성을관찰하는 실습을 진행하였다. ... - 본 설계실습에서 무엇을 하였으며 그 결과는 어떤가? 수치를 포함하여 요약한다. ... 4.1 Common Emitter Amplifier(2차 설계)의 구현 및 측정(a) Function generator를 제외한 3.1(a) 회로를 가능한 한 그림 1과 거의 같은
    리포트 | 11페이지 | 1,000원 | 등록일 2024.02.17 | 수정일 2024.02.21
  • 워드파일 실습 10. 7-segment_Decoder 회로 설계
    아날로그 및 디지털 회로설계 실습 실습 10. 7-segment/Decoder 회로 설계 소속 담당교수 수업 시간 조번호 조원 실습 10. 7-segment/Decoder 회로 설계 ... segment 구동 회로 설계 설계실습계획서 10-3-3에서 그린 7-segment 구동 회로에 토글 스위치를 추가하 여 설계한다. 10가지 다른 입력값에 대해 구현된 회로의 입력 ... (조:, 실험날짜: 보고서 제출날짜:) 요약: 7-segment/Decoder 회로 설계를 통해 7-segment와 Decoder의 동작원리를 이해할 수 있었다.
    리포트 | 6페이지 | 1,000원 | 등록일 2023.10.17
  • 한글파일 설계실습 7. RC회로의 시정수 측정회로 및 방법설계
    설계실습 7. RC회로의 시정수 측정회로 및 방법설계 1. 목적: 주어진 시정수를 갖는 RC회로를 설계하고 이를 측정하는 방법을 설계한다. 2. ... 설계실습계획서 (이론 3, 8장 참조) 3.1 DMM으로 전압을 측정할 때 내부저항이 매우 크다는 것을 앞에서 실험하였다(10㏁정도). ... 실습준비물 * 기본 장비 및 선 Function generator: 1 대 DC Power Supply(Regulated DC Power supply(Max 20 V 이상): 1대
    리포트 | 4페이지 | 2,000원 | 등록일 2022.09.12
  • 파일확장자 중앙대 전자회로설계실습 예비보고서7
    설계실습 계획서3.1 Common Emitter Amplifier의 주파수특성(A) 이전 실험의 2차 설계 결과회로( 추가)에 대하여 모든 커패시터의 용량을 10 uF으로 하고 CE증폭기에 ... 목적이전 실험에서 설계한 emitter 저항을 사용한 Common Emitter Amplifier의 주파수 특성 및 커패시터들의 영향을 측정, 평가한다.2.
    리포트 | 8페이지 | 1,000원 | 등록일 2023.12.23
  • 한글파일 중앙대 전기회로설계실습 예비보고서7
    전기회로 설계실습 예비보고서 7장 과목 전기회로 설계실습 교수명 제출일 2022.10.27. (목) 학번 성명 RC회로의 시정수 측정회로 및 방법 설계 1. ... 설계실습계획서 (이론 3, 8장 참조) 3.1 DMM으로 전압을 측정할 때 내부저항이 매우 크다는 것을 앞에서 실험하였다(10㏁정도). ... 목적: 주어진 시정수를 갖는 RC회로를 설계하고 이를 측정하는 방법을 설계한다. 2.
    리포트 | 8페이지 | 1,000원 | 등록일 2023.08.28
  • 파일확장자 중앙대 전자회로설계실습 결과보고서7
    4.1 Common Emitter Amplifier(2차 설계)의 구현 및 측정(A) Function Generator를 제외한 3.1 (A) 회로를 가능한 한 그림 1과 거의 같은
    리포트 | 5페이지 | 1,000원 | 등록일 2024.03.26
  • 파일확장자 [A+]전자회로설계실습 예비보고서 7
    설계실습 계획서3.1 Common Emitter Amplifier의 주파수특성그림 1 Common Emitter Amplifier with emitter resistance(A) 이전 ... 목적이전 실험에서 설계한 emitter 저항을 사용한 Common Emitter Amplifier의 주파수 특성 및 커패시터들의 영향을 측정, 평가한다.2. ... 실험의 2차 설계 결과회로(Ri 추가)에 대하여 모든 커패시터의 용량을 10 uF으로 하고 CE증폭기에 100 kHz, 20 mVpp 사인파를 입력하였을때의 출력파형을 PSPICE로
    리포트 | 12페이지 | 1,000원 | 등록일 2024.02.18
  • 한글파일 디지털 시스템 설계실습 7-세그먼트 FND 디코더 설계 verilog
    7-세그먼트 디코더 설계 1. 실습 목적 하나의 7-세그먼트 FND는 한 자리의 16진수를 출력할 수 있다. ... 실습 결과 화면 ... 디코더를 설계한다. 2. 7-세그먼트 FND 디코더의 진리표 10진수 입력 출력 bcd[3] bcd[2] bcd[1] bcd[0] a b c d e f g 0 0 0 0 0 1 1
    리포트 | 5페이지 | 1,000원 | 등록일 2020.11.02
  • 한글파일 [아날로그 및 디지털 회로 설계실습] 예비보고서7
    아날로그 및 디지털 회로 설계실습 (실습7 예비보고서) 소속 전자전기공학부 담당교수 수업 시간 학번 성명 예비 보고서 설계실습 7. ... 설계실습 계획서 3.1 XNOR 게이트 설계 및 특성 분석 (A) AND, OR, NOT 게이트를 사용하여 NAND, NOR, XOR 게이트의 기능을 갖는 회로도를 그리고 XNOR( ... 논리함수와 게이트 실습날짜 2021.11.01. 17시 교과목 번호 제출기한 2021.10.31. 24시 작성자 제출날짜(이클래스) 2021.10.30. 1.
    리포트 | 10페이지 | 1,500원 | 등록일 2022.09.14
  • 한글파일 디지털시스템설계 7-segments 실습보고서
    디지털시스템설계 실습 결과보고서 학번 이름 1. 실험 제목 FPGA 7-segments 구동 Design 2. ... . (1) 7-segment 제어 모듈 3) 10초에 LED의 전구가 깜빡이는 코드 이전과 같은 Top 모듈의 segment 파트에 LED를 추가하여 Top 모듈을 설계한다. ... 이해 - Up Coming Display(0~9999) 설계 3.
    리포트 | 11페이지 | 2,000원 | 등록일 2022.10.28
  • 한글파일 설계실습 7. RC회로의 시정수 측정회로 및 방법설계 예비보곳서
    설계실습 7. RC회로의 시정수 측정회로 및 방법설계 시험예정일자: 1. 목적 주어진 시정수를 갖는 RC회로를 설계하고 이를 측정하는 방법을 설계한다. 2. ... 설계실습계획서 3.1 DMM으로 전압을 측정할 때 내부저항이 매우 크다는 것을 앞에서 실험하였다(10MΩ정도). DMM의 내부저항을 측정하는 방법을 설계하여 제출하라. ... 따라서 저항에 모든 전압이 걸리기 때문에 저항전압의 파형은 function generator의 출력전압과 같아 파형이 그대로 나오게 될 것이고, 커패시터 파형은 나타나지 않는다. 3.7
    리포트 | 5페이지 | 1,000원 | 등록일 2023.09.17
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업