• LF몰 이벤트
  • 캠퍼스북
  • 파일시티 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트
  • 통합검색(21,000)
  • 리포트(19,490)
  • 자기소개서(763)
  • 시험자료(314)
  • 방송통신대(248)
  • 논문(158)
  • 서식(18)
  • 이력서(6)
  • ppt테마(3)

"디지털실험" 검색결과 221-240 / 21,000건

  • 한글파일 실험4 예비 5_마이크로프로세서 실험 및 설계 실습8. 타이머를 이용한 디지털 시계
    마이크로프로세서 실험 및 설계 예비보고서 실습8. 타이머를 이용한 디지털 시계 #include //확장자가 .h로 끝나는 avr/io라는 헤더파일을 포함하라는 의미의 선언.
    리포트 | 5페이지 | 2,000원 | 등록일 2020.01.02 | 수정일 2020.11.12
  • 파일확장자 서강대학교 디지털논리회로실험 5주차 결과보고서
    실험은 XOR를 이용해 Comparator를 구현해보고 그 동작을 확인한다. 또한 FPGA에 내장 되어있는 소자인 COMPM4를 이용해 그 기능을 확인한다. ... 실험목적1) Exclusive-OR회로를 이용한 비교회로의 구현 및 동작원리 이해2) 기본 gate를 이용한 half-adder 및 full-adder의 구현 및 동작원리 이해-ISE를 ... 배경이론 및 실험방법비교회로(Comparator)는 두 binary 수의 비교를 통해 판단하는 회로이다.Adder(가산회로)는 두 개의 1-bit를 더해 2-bit의 합을 출력한다.
    리포트 | 13페이지 | 1,000원 | 등록일 2021.10.02
  • 워드파일 고려대학교 디지털시스템실험 A+ 11주차 결과보고서
    디지털 시스템 설계 및 실험 2022 전기전자공학부 ... 디지털 시스템 설계 및 실험 결과보고서 이름 : 학번 : 실험제목 Simple Computer-Data Path 실험목표 ① 컴퓨터 시스템의 기본적인 구조를 이해한다. ② 입력된 명령을 ... Data Path testbench 토의 이번 실험을 통해 컴퓨터가 폰 노이만 구조로 이루어져 있다는 것을 알게 되었습니다.
    리포트 | 5페이지 | 2,000원 | 등록일 2023.06.21
  • 파일확장자 서강대학교 디지털논리회로실험 3주차 결과보고서
    배경이론 및 실험방법회로를 수식으로 나타낼 때 직접적으로 최소화하는 것은 비효율적이다. 더 효율적인 방법의 예는 Karnaugh map이 있다. ... 실험목적1) 일반적인 binary decoder의 동작 원리를 이해한다.2) 7-segment decoder의 동작원리를 이해한다.3) Encoder의 동작원리를 이해한다.4) 표시장치 ... 일반적으로 입력이 출력보다 적고, enable신호가 존재할 경우, 이 신호들에 따라 정해진 기능을 동작한다. 7-segment decoder(74X49)는 이번 실험에서 사용하는 소자인데
    리포트 | 8페이지 | 1,000원 | 등록일 2021.10.02
  • 한글파일 서강대학교 디지털논리회로실험 - 실험 8. Multiplier Design 결과 보고서
    Vranesic, 'Fundamentals of Digital Logic with VHDL Design', McGrawHill 2) 디지털 논리 회로 실험 매뉴얼, 서강대학교 전자공학과 ... 디지털논리회로실험(EEE2052-01) 서강대학교 전자공학과 2017년 2학기 결과레포트 실험8. Multiplier Design 1. ... 실험개요 1) 4비트 곱셈기의 구조와 원리를 이해한다. 2) 팀 단위로 디지털 회로 설계하는 방법을 이해 한다 2. 퀴즈 답안지 및 정답 -퀴즈 없음 3.
    리포트 | 4페이지 | 1,000원 | 등록일 2020.04.20 | 수정일 2020.04.24
  • 파일확장자 고려대학교 디지털시스템실험 A+ 12주차 결과보고서
    실험을 통하여 Simple Conputer의 구조 중 Control Unit에 대하여 이해할 수 있었다.
    리포트 | 6페이지 | 2,000원 | 등록일 2023.06.21
  • 파일확장자 고려대학교 디지털시스템실험 A+ 4주차 결과보고서
    실험을 통하여 half adder, full adder을 기반으로 add-subtractor와 multiplier를 구현하는 방법에 대하여 배울 수 있었다.
    리포트 | 4페이지 | 2,000원 | 등록일 2023.06.21
  • 파일확장자 고려대학교 디지털시스템실험 A+ 3주차 결과보고서
    이번 실험을 통해 배열을 표현하는 방법 등 여러 가지 베릴로그 문법에 대해 배울 수 있었습니다. ... 디지털 시스템 수업 시간에 배운 디코더를 직접 코드로 작성하고, 구현해 보니 디코더의 작동 방식을 더 정확히 이해할 수 있었습니다.
    리포트 | 4페이지 | 2,000원 | 등록일 2023.06.21
  • 워드파일 고려대학교 디지털시스템실험 A+ 13주차 결과보고서
    디지털 시스템 설계 및 실험 2022 전기전자공학부 ... 디지털 시스템 설계 및 실험 결과보고서 이름 : 학번 : 실험제목 Simple Computer 실험목표 ①컴퓨터 시스템의 기본적인 구조를 이해한다. ②하나의 프로그램을 Simple ... Text LCD 작동 사진 토의 이번 실험을 통해 Simple Computer의 동작을 구현해 보고 이해할 수 있었습니다.
    리포트 | 8페이지 | 2,000원 | 등록일 2023.06.21
  • 파일확장자 고려대학교 디지털시스템실험 A+ 5주차 결과보고서
    이번 실험을 통해 7-segment의 8자리가 어떻게 동시에 보여지는지 알 수 있었습니다.
    리포트 | 6페이지 | 2,000원 | 등록일 2023.06.21
  • 한글파일 전자공학응용실험 - 아날로그-디지털 변환기 예비레포트
    실험 제목 : 실험 28. 아날로그-디지털 변환기 2. ... 측정 대상의 이름을 따서 VOM(Volt-Ohm-Milli amperemeter)이라고도 하며, 아날로그(Analog)형과 디지털(Digital)형이 있다. [2] 3) 함수발생기: ... 실험 목적 : 이 실험에서는 아날로그 신호를 디지털 신호로 변환해주는 아날로그-디지털 변환기의 기본 동작 원리 및 성능 파라미터를 이해하고, 실제 회로를 구성하여 이론적인 내용을 확인하고자
    리포트 | 9페이지 | 2,500원 | 등록일 2021.12.20
  • 파일확장자 고려대학교 디지털시스템실험 A+ 6주차 결과보고서
    실험을 통하여 gate level modeling을 이용한 latch와 flip flop의 설계 및 behavioral modeling을 이용한 counter와 shift register의
    리포트 | 4페이지 | 2,000원 | 등록일 2023.06.21
  • 한글파일 진동실험 - 회전수 측정 실험(스트로보스코프, 타코 발전기, 디지털 엔코더를 통해 측정한 회전수 비교 실험)
    실험에서 사용하는 회전수 측정 방식은 스트로보스코프(Stroboscope), 디지털 엔코더(Digital Encoder), 타코 발전기(Tacho Generator)이다. ... (Tacho generator)와 디지털 엔코더(Digital Encoder)와는 다르게 스트로보스코프(Stroboscope)로 측정하는 회전수는 실험자의 측정에 의존한다. ... 또한, 측정기기에 따라 분해능이 다르기 때문에 측정할 수 있는 회전수의 범위가 정해져 있다. 3.2 실험 장비 및 측정 방식 소개 (1) 회전체 및 디지털 엔코더(Digital Encoder
    리포트 | 6페이지 | 1,000원 | 등록일 2020.11.17 | 수정일 2020.12.05
  • 한글파일 디지털 논리회로 실험 8주차 D-FlipFlop 예비보고서
    실험 이론디지털 시스템에서 클럭 (clock) 신호에 의해 각종 논리신호가 동작되는데, 플립플롭 역시 이 신호에 동기 되어 동작한다. ... 실험 목적D Latch와 D Flip-flop의 동작 원리를 살펴본다.2. ... 이 장에서 플립플롭의 종류와 설계방법을 알고, 플립플롭의 동작특성을 이해하는 실험을 한다.-D 플립플롭 SR 플립플롭을 이용하여 설계한 D 플립플롭이다.
    리포트 | 8페이지 | 1,500원 | 등록일 2021.04.22
  • 파일확장자 서울과기대 전지전자기초실험(2) 디지털 도어락 설계 verilog 파일
    서울과기대 전지전자기초실험(2) 디지털 도어락 설계 verilog 전체 파일입니다.
    리포트 | 50,000원 | 등록일 2023.10.17 | 수정일 2024.01.21
  • 한글파일 (A+자료) 디지털실험 텀프로젝트 PvP 두더지잡기 게임 구현 작품
    Term Project 보고서 두더지 잡기 디지털회로실험및설계 목 차 1. 주제, 팀원, 역할분담 / 동기 및 목적 2. 관련 이론 / 사용한 부품 3. ... 회로도 설명 / 시뮬레이션 및 실험결과 분석 5. 실험사진, 동영상 6. 결론 및 고찰 주제 두더지 잡기 전원 버튼을 누르면 LED가 켜지며 1분동안 게임을 진행할 수 있다. ... 이 소자들을 활용하여 다양한 디지털 논리들을 구현할 수 있는데 그 중에서 재밌는 작품을 만들어보고 싶어 고민하다가 두더지 잡기 게임을 회로로 만들어 볼 수 있겠다는 생각이 들었다.
    리포트 | 20페이지 | 5,000원 | 등록일 2023.01.09 | 수정일 2023.03.07
  • 파일확장자 서강대학교 디지털논리회로실험 8주차 결과보고서
    실험목적1) Shift RegistersShift registers의 구조와 동작원리를 이해한다.Shift register를 활용하여 multiplier를 구성한다.2. ... 배경이론 및 실험방법Shift register란 개별적인 flip flop들의 연결에 의해 구성되는 shift register는 clock의 한 주기가 지날 때마다 연결되어 있는 register들의
    리포트 | 14페이지 | 1,000원 | 등록일 2021.10.02
  • 파일확장자 서강대학교 디지털논리회로실험 6주차 결과보고서
    배경이론 및 실험방법Sequential logic circuit(순차논리회로)는 그 출력이 현재 입력 뿐만 아니라 이전 상태들의 영향을 받는 논리회로를 의미한다. ... 실험목적1) Flip-flop의 종류를 파악하고 각각의 동작원리를 이해한다.SR-, D-, JK- flip-flopsSet up time과 hold time에 대해 이해한다.2) Resisters의
    리포트 | 12페이지 | 1,000원 | 등록일 2021.10.02
  • 파일확장자 서강대학교 디지털논리회로실험 2주차 결과보고서
    배경이론 및 실험방법Logic signal은 기본적으로 0(low)과 1(high)을 활용해 나타낸다. ... 실험목적1) TTL logic gates의 동작 방법을 익힌다.2) Logic level과 noise margins, 그리고 fanout에 대해 이해한다.3) Gates를 이용하여 ... Fanout은 하나의 gate출력에 연결될 수 있는 gate입력의 수로 정의하는데, 이를 통해 출력에 과부하가 걸리는지 아닌지를 확인할 수 있다.실험은 우선 브래드보드에 NAND gate인
    리포트 | 7페이지 | 1,000원 | 등록일 2021.10.02
  • 한글파일 디지털 공학 실험 XILINX 결과레포트 hlaf, full, 4-bit adder
    디지털 공학’ 수업에서 배운 half adder 와 full adder를 karnaugh map을 이용하여 간소화 시키고 그 둘을 합쳐서 4bit adder의 논리식도 구할 수 있었다 ... 고찰 이번실험도 저번실험과 마찬가지로 verilog를 사용하여 코드를 작성하고 FPGA를 통해 검증을 하는 실험이었다. ... 저번 실험이 논리 게이트 였다면, 이번 실험은 심화버전인 half adder, full adder, 4bit adder를 직접 구현해 보았다.
    리포트 | 6페이지 | 1,000원 | 등록일 2021.06.21
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업