디지털시스템 설계 및 실험 KEEE209 전기전자전파 공학부 디지털시스템 설계 결과 보고서 학부 : 학번 / 이름 : 실험조 : 실험일 : 실험제목 Multiplexer & Logical ... 시뮬레이션 결과는 앞의 '실험결과'에 나타내었다. ... 실험결과 실험 ① 128 to 4 MUX의 설계 왼쪽은 128 to 4 MUX의 시뮬레이션 결과이다. selection input인 'sel'을 13으로 하였으며, 해당 input값인
디지털시스템 설계 및 실험 KEEE209 전기전자전파 공학부 디지털시스템 설계 결과 보고서 학부 : 학번 / 이름 : 실험조 : 실험일 : 실험제목 ALU - Arithmetic ... 실험결과 ① Arithmetic Logical Unit의 시뮬레이션 결과 실험 당시 제공된 테스트벤치 파일을 이용한 시뮬레이션 결과는 위와 같다. ... 이전의 실험에서 설계한 32bit subtracter를 이용하여 연산의 결과를 'op overflow는 연산 data1-data2을 통해 얻어지는 각 결과값으로서, 이번 실험에서 새로
실험하여라.[2-2] 그림 4의 (a)회로를 동일하게 실험보드에 구성하여라. ... 실험 1. [1-1] 그림 1(a)의 AND 연산 회로와 그림 1(b)의 OR 연산 회로를 각각 실험보드에 구성하고, 스위치 SW1과 SW2를 0 또는 1로 변화시키면서 ... 그림 2(b)의 3입력 OR 게이트를 포함하고 있는 IC 칩이 없는 경우에는 2입력 OR 게이트 2개를 사용하여 등가회로를 구성하고 실험하라.[1-4] 위 실험의 결과에
디지털시스템 설계 및 실험 KEEE209 전기전자전파 공학부 디지털시스템 설계 및 실험 결과보고서 실험제목 BCD to 7 Segment, 7 Segment를 통한 계산기 설계 ... BCD 입력을 7-segment로 출력하는 디지털 회로 설계 2. Clock을 이용하여 7-Segment를 순차적으로 표현하는 Controller 구현 3. ... 및 구현 실험목표 1.
디지털시스템 설계 및 실험 KEEE209 전기전자전파 공학부 디지털시스템 설계 결과 보고서 학부 : 학번 / 이름 : 실험조 : 실험일 : 실험제목 PICO Processor - ... 실험결과 ① General Purpose Register File의 시뮬레이션 결과 Register의 시뮬레이션 결과는 다음과 같다. ... Register 실험목표 ① NAND게이트를 사용하여 SR Latch를 설계한다. ② D Flip-Flop을 설계한다. ③ D Flip-Flop을 사용하여 2-read port /
디지털시스템 설계 및 실험 KEEE209 전기전자전파 공학부 디지털시스템 설계 결과 보고서 학부 : 학번 / 이름 : 실험조 : 실험일 : 실험제목 32-bit Adder-Substracter ... 실험목표 ① 32-bit 2's Complement Unit, Subtracter, Adder-Subtracter를 설계한다. ② 32-bit Carry Select Adder를 ... 실험결과 ① 32-bit 2's Complement Unit의 시뮬레이션 결과 각 bit의 0과 1이 바뀐 1의 보수에, 1이 더해진 2의 보수 값이 제대로 출력됨을 알 수 있다.
디지털시스템 설계 및 실험 KEEE209 전기전자전파 공학부 디지털시스템 설계 예비 보고서 학부 : 학번 / 이름 : 실험조 : 실험일 : 실험제목 PICO Processor - ... 실험에 대비하여 모듈을 코딩해보았다. ... Data Mapping Unit, Execution Combination Top 실험목표 ① PICO Processor의 Data Mapping Unit을 구현한다. ② Data
디지털시스템 설계 및 실험 KEEE209 전기전자전파 공학부 디지털시스템 설계 예비 보고서 학부 : 학번 / 이름 : 실험조 : 실험일 : 실험제목 32-bit Adder-Substracter ... 여기서, 2의 보수는 1의 보수에 1이 더해져야 하므로 input B는 반드시 1이어야 함을 주의해야 한다. ③ subtracter의 원리 adder가 디지털 신호를 사용하여 덧셈 ... 다른 방법으로도 2의 보수를 얻을 수 있으나, 이번 실험에서는 이 방법이 사용된다. ② 32-bit 2′s complement unit의 실제 코딩 실험에 대비하여 직접 코딩해 보았다
디지털시스템 설계 및 실험 KEEE209 전기전자전파 공학부 디지털시스템 설계 예비 보고서 학부 : 학번 / 이름 : 실험조 : 실험일 : 실험제목 PICO Processor - ... 실험에 대비하여 실제 코딩을 해 보았다. ... 실험에 대비하여 실제 코딩을 해 보았다.
디지털시스템 및 실험 기본논리게이트(experiment 4) 목적 AND 게이트 두 개의 입력정보가 모두 1일 때 1이 출력되는 논리식 진리표 게이트를 의미 한다. ... 하지만 수업에서 디지털이란 내용을 배웠을 땐 0과 1로만 표현한다고 했는데 전압의 범위가 High일 때와 Low일 때 입력 값에 기준하는 정확한 값이 나오지 않아 당황스러웠지만 소자 ... 실험 전 배운 내용과 같이 실험 결과 값들은 각각의 논리 게이트 특성에 맞게 High(1)와 Low(0)로 측정된 것을 알 수 있었다.
과 목 : 디지털시스템 및 실험-Experiment 3 목적 트랜지스터를 이용한 기본논리게이트의 구성을 통해 동작 특성 및 응용을 습득한다. ... 마지막으로 Fan-Out실험은 C-MOS와 같은 표준논리소자들은 1개의 출력신호에 접속할 수 있는 입력신호의 수에 제한이 있는 것을 확인한 실험으로 이러한 팬-아웃이 지정되는 것은 ... 그런데, 우리의 실험 결과를 보면 다른 조와 너무 극심한 차를 보여주는데, 처음 예상했던 결과와도 큰 오차가 있다.
디지털시스템 설계 및 실험 KEEE209 전기전자전파 공학부 디지털시스템 설계 결과 보고서 학부 : 학번 / 이름 : 실험조 : 실험일 : 실험제목 PICO Processor - ... Address Generator, PC Calculation Unit, Branch Handler 실험목표 ① PICO Processor의 Address Generator, PC ... 실험결과 ① Address Generator의 시뮬레이션 결과 address generator의 op값에 따른 결과값(설계된 모듈에서는 'gen')은 다음과 같아야 한다. op 0
디지털시스템 설계 및 실험 KEEE209 전기전자전파 공학부 디지털시스템 설계 예비 보고서 디지털시스템 설계 및 실험 KEEE209-09 전기전자전파 공학부 학부 : 학번 / ... 이름 : 실험조 : 실험일 : 실험제목 PICO Processor - Address Generator, Branch Handler, PC Calculation Unit을 위한 Decoder ... 실험을 대비하여 모듈을 직접 코딩해보았다.
디지털시스템 설계 및 실험 KEEE209 전기전자전파 공학부 디지털시스템 설계 결과 보고서 학부 : 학번 / 이름 : 실험조 : 실험일 : 실험제목 PICO Processor - ... 실험결과 ① Address Generator Decoder의 시뮬레이션 결과 Address Generator Decoder의 시뮬레이션 결과는 다음과 같다. ... Address Generator, Branch Handler, PC Calculation Unit을 위한 Decoder 실험목표 ① PICO Processor - Execution
디지털시스템 설계 및 실험 KEEE209 전기전자전파 공학부 디지털시스템 설계 및 실험 결과보고서 디지털시스템 설계 및 실험 2014 이름 : 학번 : 실험제목 기본적인Combinational ... Circuit ① Decoder 설계 ② Binary-to-BCD Convertor 설계 실험목표 ① 2-to-4, 3-to-8 라인 디코더를 설계한다. ② Binary-to-BCD ... 실험결과 1. 2-to-4 코드와 testbench를 작성하였다. 2. 2-to-4 코드를 simulation을 돌려서 코드가 잘 작동하는지 확인하였다. 3. 2-to-4 코드 모듈을
디지털시스템 설계 및 실험실험 6 Peripherals & Top Level Integration 1. ... 실험의 목적 지금 까지 설계했던 각 블록들을 합쳐서 top level RISC 프로세서를 구성한다. ... 실험 내용 각 블록들을 연결한 구조는 그림을 그려서 첨부하였다. pc 가 다음 instruction 주소를 instruction memory 에 넘겨주면 instruction 이 IR
과 목 : 디지털시스템 및 실험 릴레이 동작원리 이해 및 논리회로 구성 (experiment 2) 목적 릴레이의 동작 원리를 이해하고, 릴레이를 이용하여 논리 회로를 구성한다. ... 실험자체는 복잡하지 않은 실험 이었으나, relay 핀 번호가 순차적이지 않아 회로를 구성함에 혼란이 야기되었다. ... 통해 AND, OR 게이트의 특성을 익혔고, 이번 실험은 relay라는 스위칭 역할을 하는 회로를 통해 AND, OR게이트의 적용 실험이었다.
Experiment VI Main LAB 디지털 선형 시스템의 주파수 특성 KAIST 990360 수요일 10조 Me:이재용 E.M:이승희 3.실험 **실험 목적** Z-변환 및 ... 이 실험에서 사용한 system의 filter 종류는 LPF(Low Pass Filter) 이다. ... Fourier 변환을 이용하여 디지털 신호 및 선형시스템을 분석학고, MATLAB을 이 용한 신호처리 방법을 익힌다.