• LF몰 이벤트
  • 파일시티 이벤트
  • 캠퍼스북
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트
  • 통합검색(6,992)
  • 리포트(6,250)
  • 자기소개서(410)
  • 시험자료(166)
  • 방송통신대(92)
  • 논문(62)
  • 서식(7)
  • 이력서(4)
  • ppt테마(1)

"디지털시스템실험" 검색결과 81-100 / 6,992건

  • 워드파일 디지털 시스템 실험 Simple Computer 1 - Data Path 예비보고서
    디지털 시스템 설계 및 실험 예비 보고서 작성자: 학번: 실험조: 실험일: 실험제목 Simple Computer - Data Path 실험목표 1. ... 컴퓨터 시스템의 기본적인 구조를 이해한다. 2. DATAPATH를 설계 및 구현하고 검증한다. 배경지식 1. ... Computer System 폰 노이만 구조 (Von Neumann Architecture) 폰 노이만 구조는 다음과 같은 요소들로 구성된다. (1)CPU(Central Processing
    리포트 | 10페이지 | 1,000원 | 등록일 2016.04.08
  • 한글파일 A+ 디지털 시스템 실험 Simple Computer – Control Unit <11주차 결과보고서>
    디지털 시스템 설계 및 실험 KEEE209 전기전자전파 공학부 디지털 시스템 설계 및 실험 결과보고서 디지털 시스템 설계 및 실험 2016 전기전자공학부 이름 : 학번 : 실험제목 ... Control Unit 실험목표 ① 컴퓨터 시스템의 기본적인 구조를 이해한다. ② Control Unit의 동작을 이해하고 설계 및 구현한다. 실험결과 1.
    리포트 | 7페이지 | 1,500원 | 등록일 2017.07.05
  • 한글파일 A+ 디지털 시스템 실험 Random Access Memory (RAM) <9주차 예비보고서>
    디지털 시스템 설계 및 실험 KEEE209 전기전자전파 공학부 디지털 시스템 설계 및 실험 디지털 시스템 설계 및 실험 2016 전기전자공학부 이름 : 학번 : 실험제목 Random ... Access Memory (RAM) 실험목표 ① 16×4RAM(Random Access Memory)를 설계한다. ② 자율적으로 메모리를 활용한 새로운 모듈을 설계한다. ... 실험방법 1. 16×4 RAM 메모리를 설계한다. ? 플립플롭을 여러 개 사용하면, 레지스터를 만들 수 있고, 또 레지스터를 여러 개 사용하면 메모리를 만들 수 있다. ?
    리포트 | 4페이지 | 1,000원 | 등록일 2017.07.05
  • 워드파일 디지털 시스템 실험 Simple Computer 1 - Data Path 결과보고서
    디지털 시스템 설계 및 실험 ... 디지털 시스템 설계 및 실험 결과 보고서 작성자: 학번: 실험조: 실험일: 실험제목 Simple Computer - Data Path 실험목표 1. ... 컴퓨터 시스템의 기본적인 구조를 이해한다. 2. DATAPATH를 설계 및 구현하고 검증한다.
    리포트 | 5페이지 | 1,500원 | 등록일 2016.04.08
  • 워드파일 디지털 시스템 실험 Simple Computer 2 - Control Unit 예비보고서
    디지털 시스템 설계 및 실험 예비 보고서 작성자: 학번: 실험조: 실험일: 실험제목 Simple Computer - Control Unit 실험목표 1. ... 시스템 설계 및 실험 ... MD, RW, MW, Constant, PC); initial begin AData
    리포트 | 7페이지 | 1,000원 | 등록일 2016.04.08
  • 한글파일 A+ 디지털 시스템 실험 기본적인Combinational Circuit <3주차 예비보고서>
    디지털 시스템 설계 및 실험 KEEE209 전기전자전파 공학부 디지털 시스템 설계 및 실험 디지털 시스템 설계 및 실험 2016 전기전자공학부 이름 학번 실험제목 기본적인Combinational ... 기본지식 ① Decoder 디지털 컴퓨터에서 정보의 이산 적인 양은 2진 코드들로 나타내어진다. n비트 2진 코드는 코드정보의 별개 요소들로 표현되는 2 ^{n}개를 수용할 수 있다 ... 실험방법 ① 2-to-4 Line Decoder 구현 1. 2-to 4 Line Decoder를 위한 진리표를 그린다. 2.
    리포트 | 5페이지 | 1,000원 | 등록일 2017.01.03
  • 한글파일 A+ 디지털 시스템 실험 Latch & Flip-Flop <6주차 예비보고서>
    디지털 시스템 설계 및 실험 KEEE209 전기전자전파 공학부 디지털 시스템 설계 및 실험 디지털 시스템 설계 및 실험 2016 전기전자공학부 이름 : 학번 : 실험제목 Latch ... 실험방법 1. ... (심화) BCD Ripple counter + BCD to 7-segment 5주차 실험에서 만든 BCD to 7-segment를 사용하여 출력해본다
    리포트 | 3페이지 | 1,000원 | 등록일 2017.07.05
  • 한글파일 A+ 디지털 시스템 실험 Sequential Circuit 설계 및 구현 <7주차 예비보고서>
    디지털 시스템 설계 및 실험 KEEE209 전기전자전파 공학부 디지털 시스템 설계 및 실험 디지털 시스템 설계 및 실험 2016 전기전자공학부 이름 : 학번 : 실험제목 Sequential ... 이 카운터는 시스템을 설계하는데 중요하다. 시스템에 필요한 주파수를 생성하는 부분에서도 이 카운터가 사용되고, 데이터의 흐름을 나타내는 곳에서도 카운터가 사용된다. 2. ... PIEZO는 디지털 신호 1에 해당하는 입력 레벨의 음성 주파수대의 펄스 신호를 입력하면 해당 주파수 소리를 출력하게 된다.
    리포트 | 4페이지 | 1,000원 | 등록일 2017.07.05
  • 한글파일 A+ 디지털 시스템 실험 기본적인Combinational Circuit <3주차 결과보고서>
    디지털 시스템 설계 및 실험 KEEE209 전기전자전파 공학부 디지털 시스템 설계 및 실험 결과보고서 디지털 시스템 설계 및 실험 2016 전기전자공학부 이름 : 학번 : 실험제목 ... 기본적인Combinational Circuit ① Decoder 설계 ② Binary-to-BCD Convertor 설계 실험목표 ① 2-to-4, 3-to-8 라인 디코더를 설계한다 ... 실험결과 토의 //2-to-4 라인 디코더 module Decoder_2to4(in_A,out_D); input [1:0] in_A; output [3:0] out_D; wire [
    리포트 | 4페이지 | 1,500원 | 등록일 2017.01.25 | 수정일 2017.07.06
  • 한글파일 A+ 디지털 시스템 실험 Sequential Circuit 설계 및 구현 <7주차 결과보고서>
    디지털 시스템 설계 및 실험 KEEE209 전기전자전파 공학부 디지털 시스템 설계 및 실험 결과보고서 디지털 시스템 설계 및 실험 2016 전기전자공학부 이름 : 학번 : 실험제목 ... 6주차 실험 결과를 이용해 Up/Down 카운터를 설계하고 이를 응용하는 회로를 설계해 보는 실험이었다. ... 실험결과 1. 동기식 UP/DOWN 카운터를 설계한다.
    리포트 | 8페이지 | 1,500원 | 등록일 2017.07.05
  • 한글파일 A+ 디지털 시스템 실험 Latch & Flip-Flop <6주차 결과보고서>
    디지털 시스템 설계 및 실험 KEEE209 전기전자전파 공학부 디지털 시스템 설계 및 실험 결과보고서 디지털 시스템 설계 및 실험 2016 전기전자공학부 이름 : 학번 : 실험제목 ... CLR을 버튼 스위치로, 출력은 7 segment 1 digit로 핀 설정을 하고 CLR이 1일 때(버튼 스위치를 눌렀을 때) clock에 따라 0부터 9까지 순차적으로 변화하도록 ... 실험결과 1. SR Latch 설계 [그림 1] SR Latch 시뮬레이션 결과 (입력 : S,R,CLR | 출력 : Q,Q_n) 2.
    리포트 | 11페이지 | 1,500원 | 등록일 2017.07.05
  • 한글파일 [디지털시스템실험(Verilog)] Multiplexer 예비보고서
    디지털 시스템 설계 및 실험 KEEE209 전기전자전파 공학부 디지털 시스템 설계 예비 보고서 학부 : 학번 / 이름 : 실험조 : 실험일 : 실험제목 Multiplexer 실험목표 ... 위의 코딩 방법은 각 게이트를 그대로 소스 안에 포함시킨 게이트레벨 코딩이며, 실제 실험에서 쓰이게 될 코딩 방법과 다를 수 있다. ... 실험준비물 ModelSim(HDL Simulator) 기본지식 ① Multiplexer(MUX) 여러 개의 입력선 중에서 하나를 선택하여 단일 출력선으로 연결하는 조합회로이다.
    리포트 | 2페이지 | 1,000원 | 등록일 2011.10.05
  • 한글파일 [디지털시스템실험(Verilog)] Register 예비보고서
    디지털 시스템 설계 및 실험 KEEE209 전기전자전파 공학부 디지털 시스템 설계 예비 보고서 학부 : 학번 / 이름 : 실험조 : 실험일 : 실험제목 PICO Processor - ... 디지털시스템 교과서에서는 D Flip-Flop을 D Latch 하나와 SR Latch 하나로 구현하였다. ... 실험준비물 ModelSim(HDL Simulator) 기본지식 ① SR Latch의 설계 이번 실험에서 쓰이게 될 SR Latch는 NAND게이트로 구현해야 하며, D Flip-Flop의
    리포트 | 3페이지 | 1,500원 | 등록일 2011.10.05
  • 한글파일 [디지털시스템실험(Verilog)] Decoder 예비보고서
    디지털 시스템 설계 및 실험 KEEE209 전기전자전파 공학부 디지털 시스템 설계 예비 보고서 학부 : 학번 / 이름 : 실험조 : 실험일 : 실험제목 PICO Processor - ... 실험을 대비하여 모듈을 코딩해보았다. ... Decoder 실험목표 ① PICO Processor의 Decoder를 구현한다.
    리포트 | 3페이지 | 1,000원 | 등록일 2011.10.05
  • 워드파일 디지털 시스템 실험 FPGA 및 Verilog의 이해, Verilog를 통한 FPGA 프로그래밍 방법 이해 결과보고서
    디지털 시스템 설계 및 실험 결과 보고서 작성자: 실험조:실험일: 실험제목: FPGA 및 Verilog의 이해, Verilog를 통한 FPGA 프로그래밍 방법 이해 실험목표: FPGA와 ... 실험코드1에서 작성한 LAB01_INTRODUCTION를 불러왔다. ... module LAB01_INTRODUCTION( inp1, inp2, inp3, inp4, result ); input inp1, inp2, inp3, inp4; output
    리포트 | 3페이지 | 1,000원 | 등록일 2016.04.08
  • 한글파일 디지털 시스템실험-Multivibrator
    과 목 : 디지털 시스템실험-Experiment 12 Multivibrator 목적 ? 비안정 멀티바이브레이터의 동작 특성을 배운다. ? ... 이 멀티 바이브레이터는 디지털 시스템에서 2진수는 저장하고 발진을 하며 구형파의 신호(clock pulse)를 발생시키고, 펄스의 수를 세며 연산을 동기화 한다. ... 마지막 실험을 제하면 처음 두 실험에서는 = Duty cycle 식을 이용하여 이론값들을 구할 수 있으며 예비 실험 레포트에 적어 놓았기 때문에 언급은 피한다.
    리포트 | 3페이지 | 1,000원 | 등록일 2009.06.29
  • 한글파일 디지털 시스템실험Experiment 5
    과 목 : 디지털 시스템실험Experiment 5 Report 목적 ? 조합 논리회로의 반가산기와 전가산기의 동작원리 및 특성을 확인한다. ? ... 솔직히 실험 당시에는 이론을 배우지 않은 상태라서 독학 후 실험에 임해서 그런지 회로와 전가산기 반가산기가 잘 이해되지 않았다. ... 이번 실험과 회로를 통해 컴퓨터에서 더하기의 연산이 어떠한 방식으로 이루어지는지를 확인 할 수 있었다.
    리포트 | 2페이지 | 1,000원 | 등록일 2009.06.29
  • 파일확장자 디지털 시스템 실험 레포트
    ③ NOR gate)를 이용하여 XOR gate를 대체하는 방법을 실험을 통하여 실험하는 것이었다. ... 첫 실험은 기본 논리 게이트를 이용한 XOR gate의 구현으로 실험 1-1는 AND, OR NOT gate만을 이용하여 XOR gate를 구성하였다. ... 이는 유니버셜 게이트인 XOR gate의 구성 및 내부를 알 수 있는 단순하고 간단한 실험이었다.
    리포트 | 8페이지 | 1,000원 | 등록일 2006.09.15
  • 한글파일 [디지털시스템실험(Verilog)] Memory Controller 예비보고서
    디지털 시스템 설계 및 실험 KEEE209 전기전자전파 공학부 디지털 시스템 설계 예비 보고서 학부 : 학번 / 이름 : 실험조 : 실험일 : 실험제목 PICO Processor - ... Memory Controller 실험목표 ① PICO Processor의 Memory Controller를 구현한다. ... 실험준비물 ModelSim(HDL Simulator) 기본지식 ① Memory Controller Memory controller는 메모리에서 오고가는 자료를 관리하는 데 쓰인다.
    리포트 | 2페이지 | 1,000원 | 등록일 2011.10.05
  • 한글파일 [디지털시스템실험(Verilog)] Memory Controller 결과보고서
    디지털 시스템 설계 및 실험 KEEE209 전기전자전파 공학부 디지털 시스템 설계 결과 보고서 학부 : 학번 / 이름 : 실험조 : 실험일 : 실험제목 PICO Processor - ... Memory Controller 실험목표 ① PICO Processor의 Memory Controller를 구현한다. ... 실험결과 ① Memory Controller의 시뮬레이션 결과 Memory Controller의 시뮬레이션 결과는 다음과 같다. Wave form은 위와 같다.
    리포트 | 3페이지 | 2,000원 | 등록일 2011.10.05
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업