ne555 타이머 실험 예비보고서 피스파이스 시뮬레이션 파형 및 결과 수식 포함
- 최초 등록일
- 2008.10.08
- 최종 저작일
- 2008.10
- 16페이지/ 한컴오피스
- 가격 1,000원
소개글
ne555 타이머 실험 예비보고서 피스파이스 시뮬레이션 파형 및 결과 수식 포함
목차
1. 관련이론
2. 관련 이론 추가 내용
3. 예비 보고서
4. Pspice 시뮬레이션
5. 실험에 쓰이는 주요 칩 조사
본문내용
실험 9. 555 타이머 (555 Timer)
1. 관련 이론
555 타이머 IC는 1971년에 Signetics Corporation에서 처음으로 개발된 최초의 상업적인 타이머 IC이다. 555 타이머는 안정적이고, 여러 용도로 사용이 가능할 뿐만 아니라 저가의 타이머이다. 555 타이머의 동작 전압은 +5 V ~ 18 V로서, TTL이나 연산증폭기 회로와도 같이 사용될 수 있다. 555 타이머는 두 개의 비교기, 두 개의 트랜지스터, 새 개의 저항, 플립플롭, 의 의 내부 구조와 핀 배치도는 그림 1과 2에 나타나 있다. 각 핀의 기능은 표 1과 같다. 555 타이머의 동작 모드는 두 가지로서 비안정(astable) 또는 단안정(monostable) 발진기(multivibrator)로 구분된다.
표 1. 555 타이머 각 단자별 기능
단자명기능 GND 접지 TRIGGER입력전압이 2/3 Vcc 이상이면 출력은 Vcc, 1/3 Vcc 이하이면 출력은 0 V OUTPUT출력단자 (0 V 또는 Vcc) RESET0 V를 인가하면 OUTPUT과 DISCHARGE가 0 V로 된다. CONTROL VOLTAGE제어 전압 입력단자로서 threshold 및 trigger 전압을 변화시켜 출력을 변조시킨다. 미사용시는 0.01㎌ 커패시터를 GND 단자에 연결시켜 리플과 잡음을 줄인다. THRESHOLD일반적으로 커패시터를 통해 GND에 연결되며, 커패시터 전압이 2/3 Vcc이상이 되면 내부 플립플롭을 리셋시켜 출력을 0 V로 만든다. DISCHARGE외부 커패시터 방전에 이용된다. Vcc4.5 V ~ 16 V
그림 1. 555 타이머의 내부 구조
그림 2. 555 타이머의 핀 배치도
(1) 단안정 동작 모드 (Monostable operation mode)
회로 구성은 그림 3과 같이 구성된 단안정 동작 모드에서는 외부 트리거 신호에 의해 일정한 시간 동안 출력의 상태가 변했다가 다시 원 상태로 되돌아오게 된다. 555 타이머에 연결된 R[Ω], C[F] 값에 의해 출력 펄스의 폭 T[s]가 결정되게 된다.
참고 자료
없음